首页 | 本学科首页   官方微博 | 高级检索  
     

一种带有亚稳态消除电路的TDC设计方案
引用本文:尤帅,艾国润,刘俐宏,甄少伟,贺雅娟,罗萍,杨赟秀,袁菲.一种带有亚稳态消除电路的TDC设计方案[J].电子器件,2016,39(6).
作者姓名:尤帅  艾国润  刘俐宏  甄少伟  贺雅娟  罗萍  杨赟秀  袁菲
作者单位:电子科技大学
摘    要:时间间隔测量技术在原子物理、激光测距、定位定时等方面有着重要的应用,因此,高精度的时间数字转换电路(Time-to-Digital Converter,TDC)在科学研究和工程实践中扮演着重要的角色;但是TDC在进行时间间隔测量量化时往往受到亚稳态制约,影响了TDC的分辨率、线性度,甚至会出现错误的输出结果。本文通过加入相位判断逻辑,可以完全消除TDC量化时间间隔时遇到的亚稳态问题。本文提出的TDC设计方案,工作频率512MHz,测量精度250ps,测量范围1μs,功耗400μW。

关 键 词:时间间隔测量,时间数字转换电路,亚稳态消除

A Design Scheme of TDC with Metastability-Elimination Circuits
Abstract:
Keywords:time interval measurement  Time-to-Digital Converter  metastability elimination
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号