首页 | 本学科首页   官方微博 | 高级检索  
     

超高速数字分幅相机中快门控制电路设计
引用本文:朱寅非,吴云峰,唐斌.超高速数字分幅相机中快门控制电路设计[J].电子器件,2012,35(5):611-614.
作者姓名:朱寅非  吴云峰  唐斌
作者单位:电子科技大学光电信息学院
摘    要:超高速数字分幅相机作为一种利用光学系统静态分幅、快门控制电路系统控制摄影的高速相机,具有良好的空间分辨率,时间分辨率高达ns级,提出了一种可获得超高速数字分幅相机所需的高速快门控制电路的设计方案;利用高速CPLD控制模拟延时线(Delay Line)芯片进行精确延时,得到脉冲宽度可调、时间分辨率极高(0.25ns)的低压脉冲,利用单片机实现PC端对电路延时参数的设定。

关 键 词:快门控制  CPLD  脉冲延时  模拟延时线

Design of AShutter ControlCiruit for High-speed Digital Framing Camera
ZHU Yinfei,WU Yunfeng,TANG Bin.Design of AShutter ControlCiruit for High-speed Digital Framing Camera[J].Journal of Electron Devices,2012,35(5):611-614.
Authors:ZHU Yinfei  WU Yunfeng  TANG Bin
Affiliation:(School of Optoelectronic Information,University of Electronic Science and Technology of China,Chengdu 610051,China)
Abstract:High-speed digital framing camera as a use of optical system of static amplitude,the shutter control circuit system to control of the high speed photography camera,has good spatial resolution,time high resolution to nano seconds level.This paper puts forward a high-speed digital points of the high speed camera shutter control circuit of design project.Using high-speed CPLD control simulation Delay Line chips for accurate delay,pulse width of the two volatage(pressure)pulse can be adjusted,its time high resolution reaches 0.25 ns.And a single chip microcomputer can be used to set up circuit paraments for PC.
Keywords:the shutter control  CPLD  pulse delay  delay line simulation
本文献已被 CNKI 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号