首页 | 本学科首页   官方微博 | 高级检索  
     

利用CPLD提高FPGA加载速度
引用本文:李春雨,张丽霞.利用CPLD提高FPGA加载速度[J].电子器件,2013,36(4):550-553.
作者姓名:李春雨  张丽霞
作者单位:浙江机电职业技术学院电气电子工程学院;诺基亚西门子通信有限公司
基金项目:2012年浙江机电职业技术学院科技孵化课题基金资助项目
摘    要:设备端的通信产品要求启动快,采用FPGA芯片时,加载时间要小于2 s,针对这个要求,介绍了企业中最常用的FPGA从串加载方案,提出了一种利用CPLD提高FPGA加载速度的方案,并就改进方案给出数据分析结果。该方案理论计算结果表明:当CPLD工作时钟33 MHz时,加载Altera公司的EP3C120 FPGA,加载所需时间1.65 s。CPLD工作时钟提高,加载时间会大幅缩短,完全满足通信产品的要求,且该方案便于移植,可以应用于任何型号的FPGA加载。

关 键 词:FPGA加载速度  CPLD  从串加载  工作时钟  占用资源  启动  DDR2

Using CPLD improve FPGA loading speed
LI Chunyu,ZHANG Lixia.Using CPLD improve FPGA loading speed[J].Journal of Electron Devices,2013,36(4):550-553.
Authors:LI Chunyu  ZHANG Lixia
Affiliation:1.Institute of Electrical and Electronics Engineering,Zhejiang Institute of Mechanical and Electrical Engineering,Hangzhou 310053,China; 2.Nokia Siemens Networks Co.,Ltd.,Hangzhou 310053,China)
Abstract:Device-side communication products must boot very quickly, the FPGA chip loading time should be less than two seconds, according to this requirement, Describing the most commonly used FPGA loading program, slave serial solution. Provide a solution of using CPLD to configure FPGA, and data analysis is given on the improvement program. The calculation results show that loading time of EP3C120 is 1.65 seconds, when the CPLD clock is 33MHZ.If the CPLD clock frequency is promoted, FPGA loading time is greatly shortened, fully meet the communication products, and the scheme is easy to transplant, can be applied to any type of FPGA loading.
Keywords:
本文献已被 CNKI 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号