基于FPGA的CAN网络位级干扰测试系统设计 |
| |
作者姓名: | 张居林 王刚 申帅 |
| |
作者单位: | 重庆邮电大学 |
| |
基金项目: | 重庆高校优秀成果转化资助项目全数字化汽车仪表工程化研究及产业化(Kjzh11207)渝发改技函[2011]424号:基于新一代车载智能网络的汽车仪表产业化项目 |
| |
摘 要: | 为确保车载CAN网络及其ECU节点在复杂工况下的系统行为能够满足高容错性的要求,研究了基于片上系统的CAN网络链路层位级干扰测试方法。以FPGA为基础,通过Verilog HDL实现位流监测和干扰嵌入的寄存器级(RTL)描述,并在Visual C++平台下设计上位机干扰配置界面。运用设计向CAN通信网络实施干扰表明,设计能够有效灵活的向CAN网络嵌入干扰,考证CAN网络的可靠稳定性和网络的高容错性。
|
关 键 词: | 控制器局域网 干扰测试 片上系统 网络性能 |
本文献已被 CNKI 万方数据 等数据库收录! |
|