首页 | 本学科首页   官方微博 | 高级检索  
     

高速基2 FFT处理器的结构设计与FPGA实现
引用本文:李小进,初建朋,赖宗声,徐晨,景为平.高速基2 FFT处理器的结构设计与FPGA实现[J].电路与系统学报,2005,10(5):49-53.
作者姓名:李小进  初建朋  赖宗声  徐晨  景为平
作者单位:[1]华东师范大学微电子电路与系统研究所,上海200062 [2]南通大学,江苏南通226007
基金项目:上海市科委资助项目,上海市-AM发展研究基金,上海市信息委资助项目
摘    要:本文研究了采用AISC来实现高速实时基2 FFT处理器的设计方案.在实现中采用了单基2定点内核,设计了防溢出控制结构,在不增加系统延时的基础上,提高了运算精度.设计了对称乒乓RAM结构,在保证蝶形运算核的占用率的条件下,提高了该FFT处理器的连续运算能力.将RAM集成在FFT处理器内部,提高了使用的灵活性.本文所设计的FFT具有可配置特性,可根据需要计算2的幂次方的FFT.256点的FFT运算只需1072个时钟周期,在VertexII-xc2v1000上综合实现,频率可达112.007MHz,完成整个256点的FFT运算仅需9.57μs.

关 键 词:防溢出  对称乒乓结构
文章编号:1007-0249(2005)05-0049-05
收稿时间:2004-09-10
修稿时间:2004-11-04

FPGA implementation of a high-speed base-2 256-point FFT
LI Xiao-jin, CHU Jian-peng, LAI Zong-sheng, XU Chen, JING Wei-ping.FPGA implementation of a high-speed base-2 256-point FFT[J].Journal of Circuits and Systems,2005,10(5):49-53.
Authors:LI Xiao-jin  CHU Jian-peng  LAI Zong-sheng  XU Chen  JING Wei-ping
Affiliation:LI Xiao-jin, CHU Jian-peng, LAI Zong-sheng, XU Chen, JING Wei-ping ( 1. Institute of Microelectronics circuits
Abstract:
Keywords:FFT  FPGA
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号