首页 | 本学科首页   官方微博 | 高级检索  
     

流水线阵列乘法器的功耗分析和优化
引用本文:张盛,戴宏宇,周润德.流水线阵列乘法器的功耗分析和优化[J].微电子学,2004,34(1):34-37.
作者姓名:张盛  戴宏宇  周润德
作者单位:清华大学,微电子学研究所,北京,100084
基金项目:国家自然科学基金资助项目(59995550-1),清华大学985关键研究基金资助项目
摘    要:针对流水线结构阵列乘法器,分别采用寄存器翻转统计和门级翻转率统计的方法进行了功耗分析,创新地提出了一种通过增加判断逻辑进行数据预分流以实现功耗优化的方法。实验结果证明,这种优化方法能够带来明显的功耗节省。类似方法也可普遍用于逻辑行为对称但实现结构不对称的数据通路单元的低功耗设计实现中。

关 键 词:流水线阵列  乘法器  功耗分析  数据预分流  低功耗电路  数据通路  功率优化
文章编号:1004-3365(2004)01-0034-04

Power Analysis and Optimization of a Pipelined Array Multiplier
ZHANG Sheng,DAI Hong-yu,ZHOU Run-de.Power Analysis and Optimization of a Pipelined Array Multiplier[J].Microelectronics,2004,34(1):34-37.
Authors:ZHANG Sheng  DAI Hong-yu  ZHOU Run-de
Abstract:A method of pre-distributing the calculated data by some additional judge logics is presented to optimize the power consumption of a pipelined array multiplier.Results from the experiment are compared by gate-level simulation and register-annotated methods.It has been shown that this simple method of optimization is effective in decreasing the power consumption of the circuit.So,it can be widely used in the implementation of low-power design of other data-path modules with asymmetric architectures and symmetric logic behaviors.
Keywords:Pipeline array  Multiplier  Data pre-distribution  Low-power IC  Data-path  Power optimization  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号