基于CycloneⅢ构成的分布式FIR滤波器设计与实现 |
| |
引用本文: | 查艳芳,包健,殷奎喜.基于CycloneⅢ构成的分布式FIR滤波器设计与实现[J].电子工程师,2009,35(2):15-18,51. |
| |
作者姓名: | 查艳芳 包健 殷奎喜 |
| |
作者单位: | 南京师范大学物理科学与技术学院,江苏省南京市,210097 |
| |
基金项目: | 虚拟地理环境教育部重点实验室开放项目 |
| |
摘 要: | 介绍了FIR(有限冲击响应)数字滤波器的原理、结构和设计方法,运用VerilogHDL语言,在CycloneⅢ芯片(EP3C25F324C8NES)上,实现16阶分布式算法的FIR数字滤波器电路的设计。分布式算法FIR数字滤波器是基于ROM查找表,能够极大地减少硬件电路规模,实现流水线处理,提高电路的执行速度。16阶分布式算法的FIR数字滤波器所占CycloneⅢ芯片的资源小于1%,这给在同一块CycloneⅢ芯片上,实现滤波器与其它FPGA设计的综合提供了宽广的发展空间。
|
关 键 词: | CycloneⅢ 分布式算法 FIR滤波器 Verilog HDL |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
|