首页 | 本学科首页   官方微博 | 高级检索  
     

基于AVR和CPLD的高速数据采集系统
引用本文:杜建海,张丕状,李鑫旺.基于AVR和CPLD的高速数据采集系统[J].电子设计工程,2010,18(7).
作者姓名:杜建海  张丕状  李鑫旺
作者单位:中北大学,电子测试技术国家重点实验室,山西,太原,030051
基金项目:山西省自然科学基础项目
摘    要:为了提高数据采集卡的速度,同时降低成本,设计一种并行数据采集系统,要求并行采集速度大于10 Mb/s.整个系统由AVR与CPLD控制实现,通过MAX1308完成模数转换,并设计搭建了其外围电路.采用12路数据存储模式存储高速采集的数据.实验依据存储要求搭建硬件电路并调试,示波器显示的波形结果8组脉冲序列完全对齐,没有出现时序混乱,同时并行处理过程中不相互影响,实现了低成本高速多路采集的设计要求.

关 键 词:高速采集  并行数据处理  AVR  CPLD  MAX1308

High-speed data acquisition system based on AVR and CPLD
DU Jian-hai,ZHANG Pi-zhuang,LI Xin-wang.High-speed data acquisition system based on AVR and CPLD[J].Electronic Design Engineering,2010,18(7).
Authors:DU Jian-hai  ZHANG Pi-zhuang  LI Xin-wang
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号