应用CPLD器件实现CRC码 |
| |
引用本文: | 丁勇珍,葛万成.应用CPLD器件实现CRC码[J].电子元器件应用,2004,6(9):53-55. |
| |
作者姓名: | 丁勇珍 葛万成 |
| |
作者单位: | [1]慕尼黑工业大学,巴伐利亚慕尼黑D-80290,德国 [2]同济大学中德学院,上海200092 |
| |
摘 要: | 随着半导体技术和大规模集成电路的发展,使一些应用比较广泛的算法利用硬件得以实现,从而满足人们对执行速度的较高要求。算法的硬件化和硬件设计的软件化成为集成电路的发展方向,基于比较流行的CPLD器件,使用Verilog HDL语言对系统循环码的算法进行硬件描述,并给出产生的逻辑仿真结果。
|
关 键 词: | 电子设计自动化 循环冗余校验 复杂可编程逻辑器件 现场可编程门阵列 |
本文献已被 维普 等数据库收录! |
|