首页 | 本学科首页   官方微博 | 高级检索  
     

浮点脉压处理器的FPGA实现研究
引用本文:王远模,马君国,李保国,肖怀铁.浮点脉压处理器的FPGA实现研究[J].现代雷达,2005,27(10):41-44.
作者姓名:王远模  马君国  李保国  肖怀铁
作者单位:国防科技大学电子科学与工程学院,长沙410073
摘    要:高速、高精度数字脉压处理器的设计与实现是现代雷达系统的关键技术之一.针对FPGA实现的定点脉压处理器数据动态范围小、处理精度低的缺点,提出并实现了一个高性能浮点脉压处理器.文中重点阐述了自定制浮点数据格式的确定、浮点运算的FPGA实现及处理器硬件实现等关键技术.该处理器已投入使用,工作性能稳定,系统时钟80 MHz,能在140 μs时间内完成1 024点信号的脉压,处理误差小于-60 dB,功耗小于5 W.

关 键 词:脉冲压缩  现场可编程门阵列  快速傅里叶变换
收稿时间:2004-12-12
修稿时间:2005-02-09

Realization of a Floating-point Pulse Compression Processor with FPGA
WANG Yuan-mo,MA Jun-guo,LI Bao-guo,XIAO Huai-tie.Realization of a Floating-point Pulse Compression Processor with FPGA[J].Modern Radar,2005,27(10):41-44.
Authors:WANG Yuan-mo  MA Jun-guo  LI Bao-guo  XIAO Huai-tie
Affiliation:School of Electronic Science and Engineering of NUDT, Changsha 410073, China
Abstract:
Keywords:pulse compression  field programmable gate array  fast Fourier transform
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《现代雷达》浏览原始摘要信息
点击此处可从《现代雷达》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号