首页 | 本学科首页   官方微博 | 高级检索  
     

低功耗电流模互连电路设计
引用本文:范越,陈少昌,尹明.低功耗电流模互连电路设计[J].半导体技术,2014,39(12).
作者姓名:范越  陈少昌  尹明
作者单位:海军工程大学电子工程学院,武汉430033;海军工程大学电子工程学院,武汉430033;海军工程大学电子工程学院,武汉430033
摘    要:芯片长距离互连时,通过传统的插入缓冲器方法减小延迟存在功耗大、占用芯片面积多等问题。针对这些问题,提出了一种电流模互连电路。这一电路在互连线上传输的信号电压摆幅很小,从而能够有效降低互连功耗、减小信号延迟。通过综合使用强、弱两个驱动器作为信号发送器,进一步减小了信号延迟。对于10 mm的片上互连线,延迟为649 ps,功耗为498μW。为了提高电路在制造工艺发生波动时的鲁棒性,电流模互连结构在驱动电路中添加了电流偏置电路。在Hspice中进行的蒙特卡罗仿真结果表明,180 nm工艺技术下,10 mm互连线的延迟和功耗方差均值比分别为7.91%和12.7%,在工艺发生波动时电路能够稳定工作。

关 键 词:低功耗  电流模  延迟  鲁棒性  芯片互连
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号