首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的多功能数字钟系统的设计与实现
引用本文:刘宝军,王中训,张珉,娄阳,钟强.基于FPGA的多功能数字钟系统的设计与实现[J].电声技术,2015,39(10).
作者姓名:刘宝军  王中训  张珉  娄阳  钟强
作者单位:烟台大学,烟台大学,烟台大学,烟台大学,烟台大学
基金项目:山东省科技攻关计划项目(2012J0030009)
摘    要:【】它介绍了一种基于FPGA的多功能数字钟系统的设计方案,采用Verilog HDL编程语言以及Top-Down的模块化设计思想对整个模块作了详细的介绍。系统设计时为了满足不同人群的需要,增加一个模式选择按键,可以实现12小时、24小时两种计时方法的切换。整点报时功能采用蜂鸣器完成,当前时刻是几时蜂鸣器就响几下。通过Modelsim仿真,并且下载至FPGA开发板验证发现系统实现了预期的功能。

关 键 词:【关键词】FPGA  数字钟  Verilog  HDL
收稿时间:2015/5/18 0:00:00
修稿时间:2015/5/18 0:00:00

Design and Realization of the System of Multi-function Digital Clock Based on FPGA
Liu Baojun,Wang Zhongxun,Zhang Min,Lou Yang and Zhong Qiang.Design and Realization of the System of Multi-function Digital Clock Based on FPGA[J].Audio Engineering,2015,39(10).
Authors:Liu Baojun  Wang Zhongxun  Zhang Min  Lou Yang and Zhong Qiang
Affiliation:Yantai University,Yantai University,Yantai University,Yantai University,Yantai University
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
点击此处可从《电声技术》浏览原始摘要信息
点击此处可从《电声技术》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号