首页 | 本学科首页   官方微博 | 高级检索  
     

低功耗64×64 CMOS快照模式焦平面读出电路新结构
引用本文:陈中建,李晓勇,吉利久,韩建忠,喻松林.低功耗64×64 CMOS快照模式焦平面读出电路新结构[J].半导体学报,2001,22(11).
作者姓名:陈中建  李晓勇  吉利久  韩建忠  喻松林
作者单位:1. 北京大学微电子所,北京,100871
2. 华北光电技术研究所,北京,100015
摘    要:介绍了一个工作于快照模式的CMOS焦平面读出电路的低功耗新结构-OESCA(Odd-Even SnapshotCharge Amplifier)结构该结构像素电路非常简单,仅用三个NMOS管;采用两个低功耗设计的电荷放大器做列读出电路,分别用于奇偶行的读出,不但可有效消除列线寄生电容的影响,而且列读出电路的功耗可降低1 5%,因此OESCA新结构特别适于要求低功耗设计的大规模、小像素阵列焦平面读出电路采用OESCA结构和1.2μm双硅双铝标准CMOS工艺设计了一个64×64规模焦平面读出电路实验芯片,其像素尺寸为50μm×50μm,读出电路的电荷处理能力达10.37pC.详细介绍了该读出电路的体系结构、像素电路、探测器模型和工作时序,并给出了精确的SPICE仿真结果和试验芯片的测试结果.

关 键 词:焦平面  读出电路  OESCA结构  低功耗设计  快照
本文献已被 万方数据 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号