首页 | 本学科首页   官方微博 | 高级检索  
     

一种高速串行数据接收芯片的设计
引用本文:唱娟,王松林,来新泉.一种高速串行数据接收芯片的设计[J].微电子学与计算机,2006,23(1):184-187.
作者姓名:唱娟  王松林  来新泉
作者单位:1. 西安电子科技大学机电工程学院,陕西,西安,710071
2. 西安电子科技大学电路CAD所,陕西,西安,710071
摘    要:文章设计了一种用于光纤通信的高速串行数据接收芯片。本芯片采用0.6μm BiCMOS工艺实现.最高工作频率为400M~,主要由时钟数据恢复、串并转换、10B/B解码等电路构成。在设计中,采用了双PI工环路、全差分拓扑结构、负阻放大电路与运放级联等结构,有效地减小了功耗及噪声,且用Cadence软件进行了仿真验证。

关 键 词:串行数据接收  时钟数据恢复  串并转换  10B/8B解码
文章编号:1000-7180(2006)01-184-04
收稿时间:2005-07-28
修稿时间:2005年7月28日

A High Speed Serial Data Receiver
CHANG Juan,WANG Song-lin,LAI Xin-quan.A High Speed Serial Data Receiver[J].Microelectronics & Computer,2006,23(1):184-187.
Authors:CHANG Juan  WANG Song-lin  LAI Xin-quan
Abstract:
Keywords:Serial data receiving  Clock and data recovery  Serializer  10B/8B decoding
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号