首页 | 本学科首页   官方微博 | 高级检索  
     

10GB/s高速SERDES电路的MUX/DEMUX设计
引用本文:马鸿开,陈岚,刘力轲. 10GB/s高速SERDES电路的MUX/DEMUX设计[J]. 微电子学与计算机, 2007, 24(12): 174-176
作者姓名:马鸿开  陈岚  刘力轲
作者单位:1. 中国科学院,计算技术研究所国家智能计算机研究开发中心,北京,100080;中国科学院,计算技术研究所计算机系统结构重点实验室,北京,100080;中国科学院研究生院,北京,100039
2. 中国科学院,计算技术研究所国家智能计算机研究开发中心,北京,100080;中国科学院,计算技术研究所计算机系统结构重点实验室,北京,100080
摘    要:介绍了一种适用于高速串并转换电路(SERDES)的MUX/DEMUX,采用0.18μmCMOS工艺.数据传输速率达到10GB/s。该电路主要由锁存器、选择器和时钟分频器3个模块组成,采用1.8V电压供电.MUX和DEMUX功耗分别为132mW和64mW。

关 键 词:时钟分频器
文章编号:1000-7180(2007)12-0174-03
收稿时间:2007-01-09
修稿时间:2007-01-09

A 10GB/s MUX/DEMUX Design in High-speed SERDES
MA Hong-kai,CHEN Lan,LIU Li-ke. A 10GB/s MUX/DEMUX Design in High-speed SERDES[J]. Microelectronics & Computer, 2007, 24(12): 174-176
Authors:MA Hong-kai  CHEN Lan  LIU Li-ke
Abstract:
Keywords:SERDES  MUX  DEMUX
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号