首页 | 本学科首页   官方微博 | 高级检索  
     

卫星导航接收机中FPGA实现的DDR控制器
引用本文:李熙良,常青,张其善.卫星导航接收机中FPGA实现的DDR控制器[J].无线电工程,2008,38(2):51-54.
作者姓名:李熙良  常青  张其善
作者单位:北京航空航天大学,电子信息工程学院,北京,100083
摘    要:DDR SDRAM高容量和高速度的特点使它在需要大量数据累积的卫星导航长周期码直接捕获中具有广阔的应用前景,但是其接口与目前应用的大多数处理器都不兼容。在分析了DDR SDRAM的基本操作原理的基础上,提出了一种基于Virtex4系列FPGA的DDR SDRAM控制器的设计,解决了DDR SDRAM和处理器接口不兼容的问题,并给出了仿真波形和实现结果。

关 键 词:卫星导航  DDR  SDRAM  FPGA  控制器
文章编号:1003-3106(2008)02-0051-04
修稿时间:2007年9月18日

DDR Controller Realized with FPGA in Satellite Navigation Receiver
LI Xi-liang,CHANG Qing,ZHANG Qi-shan.DDR Controller Realized with FPGA in Satellite Navigation Receiver[J].Radio Engineering of China,2008,38(2):51-54.
Authors:LI Xi-liang  CHANG Qing  ZHANG Qi-shan
Abstract:DDR SDRAM has a good prospect in the acquisition of the long period code of the satellite navigation for its feature of high capacity and high speed.But its interface isn't compatible with most of the processors used currently.This paper explains the operation of DDR SDRAM,presents a design of DDR SDRAM controller based on the series of Virtex4 FPGA,solves the problem that DDR SDRAM isn't compatible with processor interfaces and shows simulation waves and realization results.
Keywords:satellite navigation  DDR SDRAM  FPGA  controller
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号