首页 | 本学科首页   官方微博 | 高级检索  
     

符合DTMB标准的非规则码LDPC解码器VLSI设计
引用本文:陈赟,曾晓洋,林一帆,向波,邓运松. 符合DTMB标准的非规则码LDPC解码器VLSI设计[J]. 通信学报, 2007, 28(8): 61-66
作者姓名:陈赟  曾晓洋  林一帆  向波  邓运松
作者单位:复旦大学,专用集成电路与系统国家重点实验室,上海,201203
摘    要:在完全符合数字电视地面传输中国国家标准(DTMB)的芯片系统中,实现了一个码长为7 493bit,同时支持3种码率(0.4,0.6,0.8)的非规则LDPC码解码器。在该设计中,使用了一种新的存储器调用的控制策略,在只比单码率最多增加不到5%的存储器的情况下,实现了3种码率存储器的复用。在最大迭代次数为15次的情况下,可以达到150Mbit/s的高吞吐率,而在DTMB中所需的50Mbit/s数据率要求下,迭代次数可高达45次。还给出了FPGA的综合报告和基于SMIC 0.13μm CMOS工艺下的解码器版图。

关 键 词:数字电视  非规则码
文章编号:1000-436X(2007)08-0061-06
修稿时间:2007-01-242007-06-21

VLSI design of an irregular LDPC decoder in DTMB
CHEN Yun,ZENG Xiao-yang,LIN Yi-fan,XIANG Bo,DENG Yun-song. VLSI design of an irregular LDPC decoder in DTMB[J]. Journal on Communications, 2007, 28(8): 61-66
Authors:CHEN Yun  ZENG Xiao-yang  LIN Yi-fan  XIANG Bo  DENG Yun-song
Affiliation:State Key Lab. of ASIC and System, Fudan University, Shanghai 201203, China
Abstract:
Keywords:VLSI  LDPC
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《通信学报》浏览原始摘要信息
点击此处可从《通信学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号