首页 | 本学科首页   官方微博 | 高级检索  
     

浮结位置对4H-SiC浮结结势垒肖特基二极管特性的影响(英文)
引用本文:曹琳,王富珍,吴磊.浮结位置对4H-SiC浮结结势垒肖特基二极管特性的影响(英文)[J].固体电子学研究与进展,2014(4).
作者姓名:曹琳  王富珍  吴磊
作者单位:西安永电电气有限责任公司;
基金项目:国家自然科学基金资助项目(60876050)
摘    要:同质外延层厚度、铝离子注入深度及光刻偏差会导致4H-SiC浮结结势垒肖特基二极管中浮结位置偏离最优值,器件特性变差。通过数值模拟的方法对浮结横向及纵向位置偏差对其电学特性的影响进行了研究。纵向方向,两个梯形电流分布使得通态比电阻随着浮结由主结向下移动而缓慢增加。击穿电压由距离主结3.5μm处的607V增加到5.6μm处的1 030V。随着浮结进一步向下移动,击穿电压急剧下降,最终保持在550V。这个变化趋势可以通过浮结在漂移区中不同纵向位置的电场分布进行解释。横向方向,浮结与主结对准及交叉放置时电场呈周期性分布且非常均匀,浮结均匀的承担了电压,击穿电压较高。浮结横向偏差时,电流导通路径变长,通态比电阻增加。计算结果表明,浮结与主结对准与交叉放置时Baliga品质因子达到了9.8×109 W/cm2,16%高于1.3μm横向偏差时的8.2×109 W/cm2。因此,4H-SiC浮结结势垒肖特基二极管设计时必须考虑工艺偏差对其特性的影响。

关 键 词:碳化硅  浮结  位置偏差  数值模拟

Effects of Floating Junction Position on the Performances of 4H-SiC Floating Junction Schottky Barrier Diodes
Abstract:
Keywords:
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号