一种用于高速D/A转换器的1.6 Gbit/s同步电路 |
| |
引用本文: | 刘马良,朱樟明,丁昊宇,杨银堂,罗泽勇.一种用于高速D/A转换器的1.6 Gbit/s同步电路[J].北京邮电大学学报,2014(4). |
| |
作者姓名: | 刘马良 朱樟明 丁昊宇 杨银堂 罗泽勇 |
| |
作者单位: | 西安电子科技大学微电子学院;中国科学院长春光学机械与物理研究所; |
| |
基金项目: | 国家自然科学基金项目(61234002,61322405,61306044,61376033) |
| |
摘 要: | 针对GHz采样的D/A转换器(DAC)设计及系统要求,提出了一种新型的高速同步电路.该同步电路引入高速动态比较器和触发器做低电压差分信号(LVDS)的数据接收电路,降低了功耗,实现简单;然后利用低抖动模拟延迟锁相环和数字相位检测电路选择准确的同步时钟信号,提高了同步电路工作频率范围.基于SMIC 0.18μm1.8 V CMOS工艺的仿真和测试结果显示,同步电路工作的时钟频率范围覆盖250~800 MHz,支持的数据率从500Mbit·s-1~1.6 Gbit·s-1,能用于GHz采样频率的DAC核和外部LVDS发送器接口数据的同步.
|
关 键 词: | 同步 低电压差分信号 D/A转换器 延迟锁相环 |
本文献已被 CNKI 等数据库收录! |
|