首页 | 本学科首页   官方微博 | 高级检索  
     

基于VLIW体系结构的DSP寄存器堆的设计
引用本文:胡正伟,韩月秋,陈禾,张晓明.基于VLIW体系结构的DSP寄存器堆的设计[J].华北电力大学学报,2006,33(3):66-69.
作者姓名:胡正伟  韩月秋  陈禾  张晓明
作者单位:1. 北京理工大学,电子工程系,北京,100081;华北电力大学,电子与信息工程学院,河北,保定,071003
2. 北京理工大学,电子工程系,北京,100081
摘    要:在研究了基于VLIW体系结构DSP的特点基础上,通过对寄存器堆的组织结构、组成单元、功能实现等方面的分析,提出了该结构寄存器堆的设计方案。该方案实现了多组数据的正确并行读写操作,满足了VLIW体系结构的CPU对多数据流处理的要求。该方案针对VLIW体系结构采用流水线操作、条件执行的特点,通过对写入数据分别采用写控制信号的方法,实现流水线阻塞和指令的条件执行。由于VLIW体系结构具有很多共性,该方案可以根据具体的硬件进行修改,具有很好的可移植性。

关 键 词:VLIW  数字信号处理器  寄存器堆  流水线阻塞
文章编号:1007-2691(2006)03-0066-04
修稿时间:2005年7月30日

Design of register file of DSP based on VLIW architecture
HU Zheng-wei,HAN Yue-qiu,CHEN He,ZHANG Xiao-ming.Design of register file of DSP based on VLIW architecture[J].Journal of North China Electric Power University,2006,33(3):66-69.
Authors:HU Zheng-wei  HAN Yue-qiu  CHEN He  ZHANG Xiao-ming
Abstract:The DPS properties based on VLIW architecture are studied.A new design method of register file for VLIW architecture DSP is suggested through analyzing the structure,components and functions of the register file.The paralleled operation of reading and writing for data cluster is achieved.The writing control signals are used for the data input to realize the execution of pipeline blocking and order condition.This method can be modified according to different hardwares.
Keywords:VLIW  DSP  register file  pipeline blocking
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号