首页 | 本学科首页   官方微博 | 高级检索  
     

基于DDS+PLL频率合成器的设计与实现
引用本文:李俊俊,刘珩,吴丹.基于DDS+PLL频率合成器的设计与实现[J].电子测量技术,2009,32(4):26-30.
作者姓名:李俊俊  刘珩  吴丹
作者单位:中国农业大学信息与电气工程学院,北京,100083
摘    要:本文介绍了一种针对某跳频通信系统频率合成器的设计方案。在ADS软件环境下进行设计及仿真,并对结果进行了系统分析。设计方案经测试,该频率合成器可以输出200~270MHz范围内的高精度频率信号,频率步进为25kHz,跳频时间小于200μs,技术指标均达到预期要求。能够满足VHF和UHF波段跳频系统的需求,具有较高的使用价值。

关 键 词:直接数字频率合成器  锁相环  压控振荡器  低噪声放大器  低通滤波器

Implementation of frequency synthesizer base on DDS and PLL
Li Junjun,Liu Heng,Wu Dan.Implementation of frequency synthesizer base on DDS and PLL[J].Electronic Measurement Technology,2009,32(4):26-30.
Authors:Li Junjun  Liu Heng  Wu Dan
Affiliation:College of Information & Electrical Engineering;China Agricultural University;Beijing 100083
Abstract:An implementation of the frequency synthesizer based on DDS and PLL is described. It is simulated in ADS software and the result is analysised systemly. It is proved that this frequency synthesizer can output 200 MHz to 270 MHz within the scope of high precision frequency signals, which stepping frequency is 25 kHz and lock time is less than 200μs. The frequency synthesizer can meet the needs of the VHF and UHF band frequency hopping system.
Keywords:DDS  PLL  VCO  LNA  LPF  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号