首页 | 本学科首页   官方微博 | 高级检索  
     

FIR滤波器FPGA实现
引用本文:李春江,吴桂生.FIR滤波器FPGA实现[J].电子测量技术,2004(5):62-63.
作者姓名:李春江  吴桂生
作者单位:海军工程大学
摘    要:针对高速数字信号处理的要求,给出用现场可编程门阵列(FPGA)实现有限冲击响应(FIR)滤波器的方案.讨论使用FPGA实现固定系数FIR滤波器的三种方法,即查表法、分布式运算法和典型带符号数(CSD码)法,并比较其优缺点,最后使用CSD码方法设计实现一个FIR低通滤波器.

关 键 词:现场可编程门阵列  有限冲击响应滤波器  典型带符号数

The Realization of FIR Filter Based on FPGA
Li Chunjiang Wu Guisheng.The Realization of FIR Filter Based on FPGA[J].Electronic Measurement Technology,2004(5):62-63.
Authors:Li Chunjiang Wu Guisheng
Affiliation:Li Chunjiang Wu Guisheng
Abstract:In this paper,a solution about FIR filter to fit the high speed DSP is proposed,which is the FIR filter based on FP- GA devices.Three methods are discussed for implement FIR filter with fixing coefficients using FPGA.They are lookup table method,distributing arithmetic method and CSD codes method.We compare the three method and conclude the advantages and dis- advantages of them.Finally,we finish a FIR lowpass filter using CSD codes method.
Keywords:FPGA  FIR  CSD  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号