首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA和DSP的并行数据采集系统的设计
引用本文:王文武,曹治国,张贵清,张天序.基于FPGA和DSP的并行数据采集系统的设计[J].微计算机信息,2004,20(11):68-69,36.
作者姓名:王文武  曹治国  张贵清  张天序
作者单位:430074,湖北武汉华中科技大学图像识别与人工智能研究所 图像信息处理与智能控制国家教育部重点实验室
基金项目:国家自然科学基金资助项目(编号:60135020),国家重点预研项目支持(编号:413010702)
摘    要:在双模信号处理和补偿装置的设计中.提出了一种高速、并行、多通道、可扩展的数据采集方案。该方案将FPGA映射到DSPEMIF的一段地址空间.用FPGA完成数模、模数转换芯片的时序控制和转换数据的缓存,DSP通过对FPGA的访问.间接控制A/D芯片完成对多输入模拟信号的并行采集。本文着重介绍了数据采集系统的设计思想.实现A/D.D/A芯片控制的FP—GA各个功能模块和FPGA的仿真结果.

关 键 词:可编程逻辑器件(FPGA)  外部存储器接口(EMIF)  数字信号处理器(DSP)
文章编号:1008-0570(2004)011-0068-02

The FPGA and DSP-based Design of a High Speed Data Acquisition
Wang,Wenwu Cao,Zhiguo Zhang,Guiqing Zhang,Tianxiu.The FPGA and DSP-based Design of a High Speed Data Acquisition[J].Control & Automation,2004,20(11):68-69,36.
Authors:Wang  Wenwu Cao  Zhiguo Zhang  Guiqing Zhang  Tianxiu
Abstract:In the design of two-mode signal processing and compensation device, a high speed , parallel, multi-channel, scalable data acquisition system is proposed. FPGA (Field programmable gate array)is mapped into DSP memory space . The controlling unit of A/D and D/A, memory unit for A/D and D/A are all implemented in FPGA. DSP completes the data acquisition for multi-input signals by accessing FPGA. In this article design ideal ,controlling units for A/D and D/A chips are introduced. At last simulation result is presented.
Keywords:FPGA  DSP  EMIF
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号