首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的星载计算机自检EDAC电路设计
引用本文:孙吉利,张平.基于FPGA的星载计算机自检EDAC电路设计[J].微计算机信息,2009,25(23).
作者姓名:孙吉利  张平
作者单位:中国科学院电子学研究所,北京,100190 
摘    要:为了消除空间环境中单粒子翻转(SEU)的影响,目前星载计算机中均对RAM存储单元采用检错纠错(EDAC)设计.随着FPGA在航天领域的广泛应用,FPCA已成为EDAC功能实现的最佳硬件手段.本文介绍了EDAC的编码和实现,提出一种功能完善的、具有自检、自纠错功能的EDAC电路设计,并采用仿真工具对该EDAC电路的功能进行了验证.

关 键 词:自检  自纠错  仿真验证

A self-checking EDAC design based on FPGA for spacecraft computer
Abstract:
Keywords:EDAC  FPGA
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号