首页 | 本学科首页   官方微博 | 高级检索  
     

用Xilinx FPGA实现DDR SDRAM控制器
引用本文:夏玉立,雷宏,黄瑶.用Xilinx FPGA实现DDR SDRAM控制器[J].微计算机信息,2007,23(26):209-211.
作者姓名:夏玉立  雷宏  黄瑶
作者单位:1. 100039,北京,中国科学院研究生院;100080,北京,中国科学院电子学研究所
2. 中国科学院电子学研究所,北京,100080
摘    要:DDR SDRAM使用双倍数据速率结构,它能获得比SDRAM更高的性能。DDR SDRAM需要特定的DDR控制器才能完成与DSP、FPGA之间的通信。由于Xilinx VirtexTM-4系列FPGA具备ChipSync源同步技术等优势,本设计采用它来实现DDR SDRAM控制器。该DDR SDRAM控制器采用直接时钟数据捕获技术,本文将重点阐述该技术。

关 键 词:DDR  SDRAM控制器  状态机  直接时钟数据捕获
文章编号:1008-0570(2007)09-2-0209-03
修稿时间:2007-07-232007-08-25

The Implementation Of DDR SDRAM Controller Based On Xilinx FPGA
XIA YULI,LEI HONG,HUANG YAO.The Implementation Of DDR SDRAM Controller Based On Xilinx FPGA[J].Control & Automation,2007,23(26):209-211.
Authors:XIA YULI  LEI HONG  HUANG YAO
Affiliation:Graduate University of Chinese Academy Of Sciences, Beijing,China, 100039;Institute Of Electronics, Chinese Academy Of Sciences, Beijing,China, 100080
Abstract:The DDR SDRAM uses a double data rate architecture to achieve high-speed operation. But it can not communicate with DSP or FPGA directly expect through a given DDR SDRAM controller. Because of the ChipSync source-synchronous technology of Xilinx VirtexTM-4 FPGAs, this design uses it as the platform of the DDR SDRAM controller. This controller uses direct clocking technique to capture the data, this technique is also the key point of this paper.
Keywords:FPGA
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号