首页 | 本学科首页   官方微博 | 高级检索  
     

全局自动图像配准算法加速器
引用本文:李宝峰,田宝华,张晓明,郑明玲.全局自动图像配准算法加速器[J].计算机辅助设计与图形学学报,2012,24(10).
作者姓名:李宝峰  田宝华  张晓明  郑明玲
作者单位:国防科学技术大学计算机学院 长沙410073
基金项目:国家“八六三”高技术研究发展计划
摘    要:由于全局自动图像配准算法计算和存储复杂度高,不易实现实时处理,为此提出一种改进的基于块的全局自动图像配准算法加速器结构(BWAGIR Ⅱ).该结构采用双组多体存储结构及优化的数据放置策略,支持在单个时钟周期内同时读取4×4插值窗口中的16个像素值;并采用定浮混合计算逻辑,以支持定点和浮点操作数的混合计算.FPGA实现结果表明,采用文中结构对5个BWAGIR Ⅱ处理单元的数据吞吐率超过258×106像素/s.

关 键 词:图像配准  并行处理  算法加速器  FPGA

Accelerator of the Global Automated Image Registration Algorithm
Li Baofeng , Tian Baohua , Zhang Xiaoming , Zheng Mingling.Accelerator of the Global Automated Image Registration Algorithm[J].Journal of Computer-Aided Design & Computer Graphics,2012,24(10).
Authors:Li Baofeng  Tian Baohua  Zhang Xiaoming  Zheng Mingling
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号