首页 | 本学科首页   官方微博 | 高级检索  
     

位平面编码存储优化算法及FPGA设计
引用本文:李宝峰,窦勇.位平面编码存储优化算法及FPGA设计[J].计算机辅助设计与图形学学报,2008,20(12).
作者姓名:李宝峰  窦勇
作者单位:1. 国防科学技术大学计算机学院,长沙,410073
2. 国防科学技术大学计算机学院,长沙
基金项目:国家自然科学基金  
摘    要:提出一种基于子块的存储优化算法,可用于解决现有JPEG2000位平面编码器中存在的访问编码块存储器模式失配问题.采用将编码块划分成4×4的子块独立进行编码的策略,将访问同一小波系数的时间间隔从3N2Δt减少至48Δt,同时将访问编码块存储器的次数从(3K-2)N2降低至N2W.该算法不仅兼容现有各种加速技术,而且增加了子块并行的机会.基于FPGA平台实现了一种子块并行合并样本并行的位平面编码器结构,能够将编码时间复杂度从O(N2)降低至O(N),同时节省状态信息存储39%以上.实验结果表明,与目前最快的三层并行结构相比,文中设计的加速比达到了1.3.

关 键 词:位平面编码  子块存储优化算法

Memory Optimizing Scheme and FPGA Implementation of Bit Plane Encoder
Li Baofeng,Dou Yong.Memory Optimizing Scheme and FPGA Implementation of Bit Plane Encoder[J].Journal of Computer-Aided Design & Computer Graphics,2008,20(12).
Authors:Li Baofeng  Dou Yong
Affiliation:Li Baofeng Dou Yong(School of Computer,National University of Defense Technology,Changsha 410073)
Abstract:
Keywords:JPEG2000  FPGA
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号