首页 | 本学科首页   官方微博 | 高级检索  
     

适用于空间环境下的FPGA容错与重构体系
引用本文:徐斌,王贞松,陈冰冰,章立生. 适用于空间环境下的FPGA容错与重构体系[J]. 计算机工程, 2007, 33(3): 231-233
作者姓名:徐斌  王贞松  陈冰冰  章立生
作者单位:1. 中国科学院计算技术研究所,北京,100080;中国科学院研究生院,北京,100080
2. 中国科学院计算技术研究所,北京,100080
基金项目:国家重点基础研究发展计划(973计划) , 中国科学院知识创新工程基金 , 国家自然科学基金
摘    要:FPGA极大地提高了电子系统设计的灵活性和通用性,被广泛地应用在各个领域。在空间环境中,FPGA 容易受到SEU的影响而导致内部逻辑的紊乱,系统重构与故障恢复也比较困难。该文提出了一种在星载环境下,使用CPLD对FPGA进行基于错误诊断的容错体系结构设计,兼顾到了系统重构与故障恢复,在实验中取得了较好的效果。

关 键 词:空间环境  SEU  FPGA容错  CPLD  重构
文章编号:1000-3428(2007)03-0231-03
修稿时间:2006-02-09

Architecture for Fault-tolerance and Reconfiguration of FPGA in Aerospace
XU Bin,WANG Zhensong,CHEN Bingbing,ZHANG Lisheng. Architecture for Fault-tolerance and Reconfiguration of FPGA in Aerospace[J]. Computer Engineering, 2007, 33(3): 231-233
Authors:XU Bin  WANG Zhensong  CHEN Bingbing  ZHANG Lisheng
Affiliation:1. Institute of Computing Technology, Chinese Academy of Sciences, Beijing 100080; 2. Gradute School, Chinese Academy of Sciences, Beijing 100080
Abstract:FPGA greatly improves the flexibility and universality of electronic system,and is widely used in various fields.However FPGA is sensitive to SEU in aerospace which leading to the destruction of internal user logic.Updating and fault-recovery of system-level are also quite difficult.Based upon this,this paper presents an architecture that detects and corrects the fault of FPGA based upon error diagnosis with a CPLD in aerospace.Meantime,this architecture can also implement reconfiguration and fault-recovery at system-level.
Keywords:Aerospace  Single event upsets(SEU)  FPGA fault-tolerant  CPLD  Reconfiguration
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程》浏览原始摘要信息
点击此处可从《计算机工程》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号