首页 | 本学科首页   官方微博 | 高级检索  
     

流水线配置技术在可重构处理器中的应用
引用本文:于苏东,刘雷波,魏少军.流水线配置技术在可重构处理器中的应用[J].计算机工程,2010,36(8):227-229.
作者姓名:于苏东  刘雷波  魏少军
作者单位:清华大学信息科学与技术国家实验室清华大学微电子所,北京,100084
基金项目:国家“863”计划基金资助重点项目“嵌入式可重构移动媒体处理核心技术”(2009AA011700);;国家自然科学基金资助项目“基于可重复配置结构的嵌入式SoC的软硬件协同设计研究”(60676012)
摘    要:提出一种应用于可重构处理器中的流水线配置技术,能够有效减低配置时间,提高应用程序的执行速度。可重构处理器包括通用处理器和一个粗颗粒度的可重构阵列。可重构阵列将处理应用中占据大量执行时间的循环,这些循环将被分解为不同的行在阵列上以流水线的方式执行。该技术在FPGA验证系统上得到了验证。验证的应用包括H.264基准中的整数离散余弦变换和运动估计。相比传统的可重构处理器PipeRench, MorphoSys以及TI的DSP TMS320DM642有大约3.5倍的性能提升。

关 键 词:可重构处理器  循环映射  流水线配置
修稿时间: 

Application of Pipeline Reconfiguration Technique in Reconfigurable Processor
YU Su-dong,LIU Lei-bo,WEI Shao-jun.Application of Pipeline Reconfiguration Technique in Reconfigurable Processor[J].Computer Engineering,2010,36(8):227-229.
Authors:YU Su-dong  LIU Lei-bo  WEI Shao-jun
Affiliation:(National Laboratory for Information Science and Technology, Institute of Microelectronics, Tsinghua University, Beijing 100084)
Abstract:This paper proposes a novel pipeline reconfiguration technique in reconfigurable processor. It effectively reduces the reconfigure time and accelerates the multimedia applications. The processor consists of a general processor and a coarse-grained reconfigurable cell array. The technique focuses on the kernel loop body and makes sure each line of context is switched in order not interrupting the regular execution. The proposed technique is verified in FPGA verification system with the integer discrete cosine transform and the motion estimation of H.264 baseline is 3.5 times of performance increase compared with the traditional reconfigurable processor PipeRench, MorphoSys and TI DSP TMS320DM642.
Keywords:reconfigurable processor  loop mapping  pipeline reconfiguration
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程》浏览原始摘要信息
点击此处可从《计算机工程》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号