首页 | 本学科首页   官方微博 | 高级检索  
     

FPGA中Slice总线宏的设计实现及应用
引用本文:杨栋,吴巨红,陈曾平,张银福.FPGA中Slice总线宏的设计实现及应用[J].测控技术,2009,28(Z1).
作者姓名:杨栋  吴巨红  陈曾平  张银福
作者单位:国防科技大学ATR实验室,湖南,长沙,410073
摘    要:对FPGA的动态配置是实现可配置计算的最基本和重要的技术手段.它要求在保证系统正常时序与功能的情况下将暂时闲置模块调出系统,将需要模块调入系统,因此系统与可配置模块间的通信至关重要,总线宏就是连接系统与可配置模块间的固定通道.分析了Slice总线宏的设计方法,针对Virtex-4系列开,GA的特殊性设计实现了带使能控制端口的8位Slice总线宏,并将其应用到某雷达实时告警系统中,经仿真测试,利用该总线宏能够较好地满足雷达告警系统算法模块动态配置的需求.

关 键 词:局部动态重配置  总线宏

Design, Implementation and Application of Slice Based on Bus Macro in FPGA
YANG Dong,WU Ju-hong,CHEN Zeng-ping,ZHANG Yin-fu.Design, Implementation and Application of Slice Based on Bus Macro in FPGA[J].Measurement & Control Technology,2009,28(Z1).
Authors:YANG Dong  WU Ju-hong  CHEN Zeng-ping  ZHANG Yin-fu
Abstract:
Keywords:FPGA  Slice
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号