首页 | 本学科首页   官方微博 | 高级检索  
     

多处理器共享缓存设计与实现
引用本文:张剑飞.多处理器共享缓存设计与实现[J].计算机与数字工程,2008,36(9).
作者姓名:张剑飞
作者单位:同济大学微电子中心,上海,201901
摘    要:高速缓存作为中央处理器(CPU)与主存之间的小规模快速存储器,解决了两者数据处理速度的平衡和匹配问题,有助于提高系统整体性能.多处理器(SMP)支持共享和私有数据的缓存,Cache一致性协议用于维护由于多个处理器共享数据引发的多处理器数据一致性问题.论述了一个适用于64位多核处理器的共享缓存设计,包括如何实现多处理器缓存一致性及其全定制后端实现.

关 键 词:共享缓存  多处理器  全定制  数据一致性

Design and Implementation of Shared Cache Memory in SMP
Zhang Jianfei.Design and Implementation of Shared Cache Memory in SMP[J].Computer and Digital Engineering,2008,36(9).
Authors:Zhang Jianfei
Abstract:
Keywords:
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号