首页 | 本学科首页   官方微博 | 高级检索  
     

FPGA的多路可控脉冲延迟系统
引用本文:程璐,郭文成.FPGA的多路可控脉冲延迟系统[J].单片机与嵌入式系统应用,2008(7):41-43.
作者姓名:程璐  郭文成
作者单位:天津工业大学
摘    要:采用数字方法和模拟方法设计了一种最大分辨率为0.15ns级的多路脉冲延迟系统,可以实现对连续脉冲信号的高分辨率可控延迟;采用Flash FPGA克服了现有SRAM FPGA系统掉电后程序丢失的缺点,提高了系统反应速度。本系统适用于需要将输入脉冲信号进行精确延迟来产生测试或控制用的连续脉冲信号场合,具有很强的适用性。

关 键 词:数字方法  模拟方法  分辨率  脉冲延迟  ProASIC3

Multi-channel Controlled Pulse Delay System of FPGA
Cheng Lu,Guo Wencheng.Multi-channel Controlled Pulse Delay System of FPGA[J].Microcontrollers & Embedded Systems,2008(7):41-43.
Authors:Cheng Lu  Guo Wencheng
Abstract:
Keywords:ProASIC3
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号