首页 | 本学科首页   官方微博 | 高级检索  
     

基于HLS的LDPC译码设计与实现
引用本文:杨伟,李慧,张鹏,韩星.基于HLS的LDPC译码设计与实现[J].计算机与网络,2021,47(13):66-69.
作者姓名:杨伟  李慧  张鹏  韩星
作者单位:河北省电磁频谱认知与管控重点实验室,河北石家庄050081;中国人民解放军75775部队,云南昆明650000
摘    要:针对低密度奇偶校验码(Low Density Parity Check Code,LDPC)码长长、码率多、校验矩阵复杂,导致FPGA开发难度大、开发周期长等问题.在对LDPC校验矩阵和译码算法深入分析基础上,提出了一种基于HLS的LDPC设计与实现方案.基于HLS开发流程完成了LDPC译码的RTL实现,详细说明了开发过程的关键问题及优化办法.与常规HDL开发流程相比,基于HLS开发的LDPC译码吞吐率更高,时序更好,且便于后期移植和升级.

关 键 词:LDPC  译码算法  FPGA  HLS

Design and Implementation of LDPC Decoder Based on HLS
YANG Wei,LI Hui,ZHANG Peng,HAN Xing.Design and Implementation of LDPC Decoder Based on HLS[J].China Computer & Network,2021,47(13):66-69.
Authors:YANG Wei  LI Hui  ZHANG Peng  HAN Xing
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号