首页 | 本学科首页   官方微博 | 高级检索  
     

RSA加解密运算的FPGA硬件实现研究
引用本文:邓林,徐炜遐,谭德立. RSA加解密运算的FPGA硬件实现研究[J]. 计算机工程与科学, 2006, 28(10): 20-22
作者姓名:邓林  徐炜遐  谭德立
作者单位:国防科技大学计算机学院,湖南,长沙,410073;国防科技大学计算机学院,湖南,长沙,410073;国防科技大学计算机学院,湖南,长沙,410073
摘    要:本文介绍了基于Xilinx XC2V4000 FPGA、用蒙哥马力算法和Systolic阵列高效快速实现RSA加解密远算的方法。蒙哥马力算法将模N运算转化为移位操作,优化后的Systolic阵列以较少的资源高效地实现蒙哥马力算法,而幂运算转化技术的应用更进一步提高了RSA加解密运算的速度。为了充分利用FPGA资源,本文分析了不同的Systolic阵列粒度对系统性能的影响,并给出了密钥和需加解密信息均为S位的RSA加解密系统的硬件实现及s=1024位时的结果。

关 键 词:RSA  加解密  蒙哥马力  Systolic 阵列
文章编号:1007-130X(2006)10-0020-03
修稿时间:2005-03-07

Research on the FPGA Implementation of the RSA Encryption/Decryption Algorithms
DENG Lin,XU Wei-xia,TAN De-li. Research on the FPGA Implementation of the RSA Encryption/Decryption Algorithms[J]. Computer Engineering & Science, 2006, 28(10): 20-22
Authors:DENG Lin  XU Wei-xia  TAN De-li
Abstract:This paper discusses the systolic implementation of the RSA algorithm based on Xilinx XC2V4000 FPGA. Montgomery algorithms converts multiplication to shift operations, optimized systolic array implements RSA effectively with less resources. This paper also discusses the effect of performance under different granularities.
Keywords:RSA
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程与科学》浏览原始摘要信息
点击此处可从《计算机工程与科学》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号