首页 | 本学科首页   官方微博 | 高级检索  
     

PCI Express中2.5Gbps高速SerDes的设计与实现
引用本文:王堃,许文强,马卓.PCI Express中2.5Gbps高速SerDes的设计与实现[J].计算机工程与科学,2009,31(11).
作者姓名:王堃  许文强  马卓
作者单位:1. 海军驻西安导弹设备军事代表室,陕西,西安,710065
2. 西安微电子技术研究所,陕西,西安,710065
3. 国防科技大学计算机学院,湖南,长沙,410073
摘    要:PCI Express是当前广泛应用的高速串行传输标准,其V1.0版本提供2.5Gbps的高速传输带宽。对于高速串行传输而言,精确的发送定时与接收同步是其关键技术。本文在详细分析PCI Express物理层技术的基础上,特别针对串行接收端的数据时钟恢复CDR技术展开研究,采用基于锁相环结构的数据时钟恢复技术设计了一款2.5Gbps速率的高速物理层电路,并基于0.13μm CMOS工艺设计了版图实现。基于HSPICE的模拟结果表明,此设计完全满足了PCI Express的要求,其抖动的均方根值为1.51ps,峰峰值为8.14ps。

关 键 词:PCI  Express  I/O  SerDes  CMOS

Dseign and Implementation of the 2.5 Gbps High-Speed SerDes for PCI-Express
WANG Kun,XU Wen-qiang,MA Zhuo.Dseign and Implementation of the 2.5 Gbps High-Speed SerDes for PCI-Express[J].Computer Engineering & Science,2009,31(11).
Authors:WANG Kun  XU Wen-qiang  MA Zhuo
Abstract:PCI-express is a new generation of high-speed serial link in which the bandwidth is 2. 5Gbps for version 1. 0. The most important portion is SerDes. In this article,we focused at the clock date recovery technology, and performed a 2. 5Gbps high-speed physical macro for PCI-Express v1.0 with 0. 13 μm CMOS process, the jitter(RMS) is 1. 51ps,and jitter (peak-to peak) is 8.14ps.
Keywords:PCI Express  I/O  SerDes  CMOS
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号