首页 | 本学科首页   官方微博 | 高级检索  
     

快速捷变频率合成器的研制
引用本文:郭德淳,杨文革,费元春.快速捷变频率合成器的研制[J].兵工学报,2003,24(2):277-279.
作者姓名:郭德淳  杨文革  费元春
作者单位:1. 北京理工大学电子工程系,北京,100081
2. 装备指挥技术学院测量控制系
摘    要:本文介绍一种低杂散低相噪快速捷变频率合成器的实现途径,该合成器采用直接数字频率合成芯片(AD9852)加倍频的方案。为提高频率捷变速度和输出频率精度,采用TI公司的TMS320C31作为控制电路,捷变频时间小于200ns,相位噪声小于—124dBc/Hz/1kHz。

关 键 词:快速捷变频率合成器  直接数字频率合成  芯片  设计方案  电路设计  控制电路

RESEARCH AND DESIGN OF ADVANCED FAST AGILE FREQUENCY SYNTHESIZER
:Guo Dechun,Fei Yuanchun,:Yang Wenge.RESEARCH AND DESIGN OF ADVANCED FAST AGILE FREQUENCY SYNTHESIZER[J].Acta Armamentarii,2003,24(2):277-279.
Authors::Guo Dechun  Fei Yuanchun  :Yang Wenge
Abstract:The paper presents a fast agile frequency synthesizer of low spurious, low phase noise. The scheme adopted by the synthesizer is a DDS chip(AD9852) at double frequency. The control circuit uses TMS320C31 of TI Inc. for the sake of swift frequency change and output frequency precision. The time of frequency agile is less than 200 ns, and its phase noise is less than -124dBc/Hz/1kHz.
Keywords:information processing technique  direct digital synthesizer(DDS)  TMS320C31  frequency agility  
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《兵工学报》浏览原始摘要信息
点击此处可从《兵工学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号