首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
VHDL语言在数字电路实验中的应用   总被引:1,自引:0,他引:1  
传统数字电路实验通常采用TTL或CMOS芯片,不能满足现代数字系统设计的要求。而应用VHDL的数字电路实验降低了数字系统的设计难度,因而应用更加广泛。通过介绍VHDL语言及VHDL语言的程序结构和设计流程,以数字钟为例描述VHDL语言设计数字电路模块化、自顶向下的设计方法,从而说明VHDL语言在数字电路实验中的优点,对实验教学有一定的指导作用。  相似文献   

2.
VHDL中信号与变量的教学体会   总被引:1,自引:0,他引:1  
针对在VHDL语言课程教学中,如何设置数字电路设计中的数据对象的若干教学问题进行了探讨。文中首先论述了VHDL语言的数据对象的一些基本概念;重点阐述了在教学中如何通过实例使学生能够分清VHDL语言的信号与变量这两个极易混淆数据对象的使用区别;同时,指出了在应用其进行设计过程中应注意的一些问题。从几次的教学效果来看,本文提出的方法对VHDL语言教学,以及VHDL设计都具有一定的指导意义。  相似文献   

3.
通过对VHDL硬件描述语言的外部程序设计语言接口和实现方法进行分析与总结,给出了在ModeIsim等仿真工具中应用该语言接口实现VHDL硬件描述语言与C或C++语言混合仿真的一般方法。详细介绍了由该程序设计语言接口与操作系统进行交互,有效扩展仿真工具的功能,实现虚拟器件、分布式仿真、虚拟输入输出设备等一系列工程应用的方法。  相似文献   

4.
VHDL语言是一种标准化的硬件描述语言,广泛应用于电子线路设计。本文介绍了在实际应用中,基于VHDL语言的硬件接口设计开发及技巧。  相似文献   

5.
指出了电类专业的学生,应该熟悉掌握VHDL语言,探讨了把硬件描述语言引入数字电路教学首先要向学生介绍VHDL语言设计的基本内容,然后要求学生完成一个VHDL语言的综合设计。实践表明,这种方法有助于克服学习VHDL语言中的一些难点。  相似文献   

6.
VHDL语言的可综合性   总被引:2,自引:1,他引:1  
采用VHDL语言输入,综合工具综合的自顶向下的设计方法是当前电子设计发展的趋势。但VHDL语言本身是基于仿真,而不是专为综合而设计的,许多VHDL语言结构在综合时将会引起一系列的问题。本文详细地分析了VHDL语言的可综合性问题。  相似文献   

7.
金凤莲 《现代电子技术》2005,28(6):115-116,122
介绍了VHDL语言及其基本特点,讨论了VHDL语言在EDA中的诸多优点,并以交通信号灯主控制电路的设计为例,说明了用VHDL语言设计数字电路的方法以及VHDL语言在数字电路设计仿真中的重要作用,给出了交通信号灯主控制电路的时序仿真波形。仿真结果表明VHDL语言应用于数字电路仿真是切实可行的,在跟踪性和快速性方面达到了令人满意的效果。  相似文献   

8.
本文对直接采用CPLD器件设计顺序控制逻辑电路时设计效率不高的问题进行了分析,提出了将梯形图工具与VHDL程序相结合的设计方法以提高设计效率,并研究了用VHDL语言实现梯形图的方法。设计实例证明,这种基于梯形图的VHDL设计方法正确可行,可以提高设计效率。  相似文献   

9.
简要介绍了可编程逻辑器件CPLD和FPGA的结构和特点,着重介绍了VHDL语言的特点及选择VHDL的理由。通过几个实际应用中碰到的问题,介绍了使用VHDL的一点体会。最后,给出了一个成功应用VHDL设计的机械设备及其带来的优点。  相似文献   

10.
11.
基于VHDL设计有限状态机FSM的方法   总被引:3,自引:0,他引:3  
介绍了有限状态机的特点和设计方法,以设计UART为例,应用EDA技术,基于VHDL语言.以FPGA/CPLD器件为核心。  相似文献   

12.
嵌入式CPU的设计与仿真   总被引:1,自引:0,他引:1  
介绍了用VHDL语言实现嵌入式CPU的模块化设计方法.很好地解决了和原有系统的兼容问题,介绍了用VHDL语言描述嵌入式CPU的实例,说明了模块化的设计思想。  相似文献   

13.
VHDL语言在FPGA/CPLD开发中的应用   总被引:1,自引:1,他引:0  
张凌 《电子工程师》2002,28(4):9-10,30
  相似文献   

14.
针对在VHDL语言教学过程中,如何进行算术运算的VHDL描述问题进行了探讨.文中首先论述了VHDL语言描述算术运算的局限性;重点阐述了加运算、减运算、乘运算、除运算、取模运算、取余运算的VHDL描述方法;由于设计的结果是一个专用的算式电路,不运行任何程序,工作的可靠性和稳定性都优于用CPU设计.  相似文献   

15.
TN4 99060411多级流水线结构高层次VHDL语言行为模型的研究/石峰,刘明业(北京理工大学A SIC研究所)11计算机辅助设计与图形学学报.一1999,11(4)一320一323建立数字系统的高层次VHDL语言行为模型,是应用VHDL语言自动综合系统以自顶向下的方法进行大规模集成电路设计的基础.以RISC 51〕ARC MB86901为例,讨论建立多级复杂流水线结构的VHDL语言高层次行为模型的方法,同日扫寸相关间题进行分析.图4参3(金)电子产品的可靠性,应十分谨慎使用双列直插式集成电路插座.参9(许)TN4 99060412多T一P ipeline祸合结构/崔光佐,程旭(北京大学…  相似文献   

16.
由于VHDL语言注重硬件行为描述,VHDL程序的测试方法与传统高级设计语言程序和汇编语言程序的测试方法不同。VHDL程序测试向量的自动生成方法和覆盖率测试是其功能测试中的难点。基于Matlab/Simulink的方法,将VHDL程序作为整个模型系统中的一个元件来考察,就其硬件环境进行建模,和Modelsim进行协同仿真。该方法简化了测试流程,无需采用复杂的testbench编写方法,提高了测试的完整性。  相似文献   

17.
VHDL设计电路优化探讨   总被引:3,自引:0,他引:3  
CPLD/FPGA设计越来越复杂,使用硬件描述语言设计可编程逻辑电路已经被广泛采用。在应用VHDL语言开发的过程中注意综合质量优化也显得日益重要。文中对应用VHDL时优化其综合质量给出了几点探讨。  相似文献   

18.
VHDL作为IEEE的标准硬件描述语言,主要用于数字电子系统EDA。IEEE正讨论该语言用于模拟电子系统设计的标准。国内也已逐渐采用VHDL设计集成电路和大型电子系统。文中结合HDB3编译码电路设计,介绍VHDL语言的状态机设计风格与设计过程。  相似文献   

19.
运用VHDL硬件语言完成了激光成像雷达中扫描系统控制的描述。设计由ALTERA公司的MAX70010系列可编程逻辑器件实现。VHDL语言与可编程逻辑器件(CPLD)的结合使用,将传统上由硬件电路实现的功能转变为软件参与实现,从而易于修改和改进。给出了部分VHDL源代码描述,通过逻辑综合优化了设计,实现了设计的时序仿真,分析了VHDL语言在设计中应注意的一些问题。  相似文献   

20.
介绍采用VHDL语言在现场可编程门阵列器件(FPGA)上实现通用芯片8255的设计,并简要介绍8255的结构,给出VHDL语言设计程序。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号