首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 67 毫秒
1.
在基于SoC(System on Chip)技术的实时信号处理系统中,设计了全新的具有容错纠错自适应的二级冗余体系结构的存储系统,对新系统的可靠性进行了量化分析。在较小代价下,新系统的可靠性有显著的提高。  相似文献   

2.
DSP+FPGA实时信号处理系统   总被引:24,自引:0,他引:24  
简要叙述了常用的信号处理系统的类型与处理机结构,介绍了正逐步得到广泛应用的DSP+ FPGA处理机结构,在此基础上提出了一种实时信号处理的线性流水阵列,并举例说明了该结构的具体实现,最后分析说明了此结构的优越性。  相似文献   

3.
对主动声纳试验系统实时信号处理机硬件和软件的设计与实现进行了讨论,提出了一种简单、灵活的解决方案。重点对DSP系统与主机之间的交互、主机控制与显示、数据记录等功能的实现进行了说明。所提出的方案是在多个试验系统的基础上演进而来,总结了多次湖、海试的经验,对于主动声纳试验系统具有较普遍的适用性。  相似文献   

4.
该文介绍了一种用于监测用的高可靠性、高易用性的图像采集与存储系统,以及为保证其可靠性而开发的新的存储编码子系统;此系统能充分地利用现有的视频采集卡产品和本地网中丰富的网络存储资源。文章分析了系统的设计要点并给出相应的解决方案,可应用于要求实时监控和长时影像存储的各种场合。  相似文献   

5.
在超级计算机体系结构中,存储系统的层次与组织是至关重要的。本文以多处理机紧耦合的超级计算机的为模型,着重阐述了局存-主存-外存三级存储系统中容量与速度的匹配问题,提出了优化原则,使系统具有吞吐量大,带宽高的特点,从而改善了“瓶颈”。  相似文献   

6.
数字式声纳的实时信号处理   总被引:1,自引:0,他引:1  
实时数字信号处理是声纳系统中的重要组成部分,通过对水声信号的分析处理完成对目标的搜寻和测量。介绍了用DSP处理器阵列进行水声信号实时数字处理的实现方案,着重介绍其中的流水线并行处理。  相似文献   

7.
根据实际项目需求设计了一种实时阵列信号处理系统,采用多路高速光纤作为数据输入、输出接口;4片处理器组成互联的拓扑结构,任何两片处理器之间都可以互相传送数据,多片处理器可同时对数据进行高速处理;系统配备了大容量存储器,可满足大量数据的存储要求;采用两片现场可编程门阵列器件对系统接口、时序进行控制;为每片处理器分配了处理任务,并对信号处理算法运行时间及数据传输时间进行评估。该系统已在实际项目中运行,充分满足项目要求,运行稳定,验证了本系统设计的可行性。  相似文献   

8.
张钦  韩冀中 《计算机工程》2007,33(12):231-233
嵌入式环境中存储需求在不断地增长,越来越多的嵌入式系统采用高速存储单元支持系统运行以及大规模的数据存储。随着嵌入式存储系统的速度和容量的扩展,如何设计高速的存储系统成为需要研究的问题。该文从信号完整性的角度,以一种海量DDR存储系统设计为实例,利用信号完整性仿真方法,分析和探讨了适当的信号线终结方式和布线规则对信号完整性的影响。该方法适用于不同容量的高速存储系统设计和高速DDR2存储系统,实际应用表明了该方法具有良好的效果。  相似文献   

9.
在基于FPGA的SoPC系统中,信号处理IP核是信号处理系统的功能核心,也是信号处理SoPC设计的重点,因此对来自信号处理IP核的中断请求处理也成为SoPC设计实现的重点.在基于PowerPC处理器的信号处理SoPC中,处理机的外部中断控制器(EIC)与IP核总线接口(IPIF)中断服务模块共同构建了具有多个层次的分层中断模型,使得SoPC的中断实现具有了特殊性.本文首先介绍了IPIF接口结构,然后研究了基于IPIF的中断实现机制,最后给出了一个在雷达实时信号处理SoPC中的中断实现以及常见问题和解决方案.  相似文献   

10.
基于SCSI总线的超高速实时图像数据存储系统   总被引:2,自引:0,他引:2  
超高帧频实时图像的长序列采集存储一直是难于解决的问题。本基于SCSI总线的理论体系,提出一种新的图像数据采集存储系统的技术方案和体系结构,并设计出一种超高速、数字化、嵌入式系统样机。试验结果表明在多通道同时使用的情况下,采集与存储速率达到了100Mb/s,满足了1000帧/s的黑白数字图像直接存硬盘技术需要,验证了此系统的有效性。  相似文献   

11.
对现有主要IP核保护方法的原理和性能进行了研究分析,指出了各种方法的优缺点,同时指出了IP核保护方法的发展方向.  相似文献   

12.
多总线接口信号处理SoC芯片是以信号处理DSP为核心集成了多个总线接口的片上系统,该SoC涉及的总线协议众多,验证复杂、工作量大,验证将是该SoC芯片开发的瓶颈。为了缩短多总线接口信号处理SoC芯片的开发周期,提高该SoC芯片的一次流片成功率,必须采用更为可靠和有效的验证方案。以SoC验证流程及方法为指导,重点介绍了多总线接口信号处理SoC虚拟验证平台的构建和具体实施。验证结果表明,该验证平台能高效、全面验证芯片功能,提高了芯片验证效率,缩短了整个芯片开发周期,为芯片的成功投片提供了可靠保障。  相似文献   

13.
杨宇红  郑世宝 《计算机工程》2006,32(14):258-260
提出了一种HDTV解码器片上系统(SoC)平台的设计,可进行多种IP核的集成,如MIPs CPU、HDTV视频解码器、视频处理器、OSD及外围IP设备,这些IP核分别可通过一个独立的接口与平台相连接。通过对总线和存储器访问带宽的估计,可以进行有效的数据通路管理。无需改变平台的系统结构就可灵活地添加新的功能,因此该SoC架构适合广泛地应用于数字视频媒体处理。  相似文献   

14.
SoC及其应用   总被引:5,自引:1,他引:5  
介绍SoC和SoPC的功能特性及其应用,SoC技术的研究、发展和应用对社会信息化建设有重大意义。  相似文献   

15.
冉冉 《计算机工程与应用》2007,43(7):98-100,116
在“双向有线DTV信道传输SoC芯片”中,采用了AMBA总线作为片上总线,为了与外部设备进行串行通讯,必须设计采用AMBA总线接口的UART。介绍了UART的功能结构与实现方法。采用Top—Down的设计方法进行模块化设计,使用Verilog语言进行描述.最终用FPGA验证通过并投入使用。  相似文献   

16.
设计并实现一个基于多层AHB架构的多核异构片上系统。以ARM和DSP处理器为核心,对控制密集型任务和计算密集型任务进行合理分配并高效执行。采用分布式存储和共享存储相结合的存储器配置方案,保证数据完整性与程序并行性。利用基于多层AHB的开关矩阵结构,使不同主设备在不竞争同一个从设备时可并行访问总线。实验结果表明,该系统的资源消耗和延迟较小,可支持较大的网络带宽。  相似文献   

17.
In order to develop digital nuclear measurement system easily and rapidly, a signal value simulation method is provided in this paper. Through the computer simulation, kinds of real time digital waveforms are produced and used for the development of digital signal processing. The performance of semi-gauss filter, trapezoidal filter and match filter are discussed, and a time-varying system to obtain the digital nuclear energy spectrum is set up. The experiment verifies that our method is accurate and feasible. At the same time, digital spectrum acquisition is better than that of the traditional analog multichannel analyzer in performance and feasibility.  相似文献   

18.
深亚微米工艺使SoC芯片集成越来越复杂的功能,测试开发的难度也不断提高。由各种电路结构以及设计风格组成的异构系统使测试复杂度大大提高,增加了测试时间以及测试成本。描述了一款通讯基带SoC芯片的DFT实现,这款混合信号基带芯片包含模拟和数字子系统,IP核以及片上嵌入式存储器,为了满足测试需求,通过片上测试控制单元,控制SoC各种测试模式,支持传统的扫描测试以及专门针对深亚微米工艺的,操作在不同时钟频率和时钟域的基于扫描的延迟测试模式,可配置的片上存储器的BIST操作以及其它一些特定测试模式。  相似文献   

19.
基于ARM Cortex-M3核的SoC架构设计及性能分析   总被引:1,自引:0,他引:1  
主要研究了基于ARM Cortex-M3核的SoC设计方法及不同架构对芯片整体性能的影响。首先从Cortex-M3的结构特点尤其是总线结构特点出发,分析了基于该核的SoC架构设计的要点。然后通过EEMBC的CoreMark程序,对实际流片的一款Cortex-M3核芯片进行了性能测试,并与STM32F103 MCU的测试结果进行了对比,通过实例说明了不同芯片架构对性能的影响。最后,对影响SoC芯片性能的因素,包括芯片架构、存储器速度、工艺、主频等进行了分析和总结。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号