首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
采用英飞凌0.11μm CMOS工艺,实现了一种用于音频范围的高精度Δ-ΣA/D转换器。调制器采用1位量化的5阶单环前馈结构,ADC过采样率为256。A/D转换器模拟调制器工作于5V电压,数字滤波器工作于1.2V电压,整体功耗为20.52mW,版图面积3.1mm2。仿真结果显示,设计的A/D转换器在20kHz信号带宽内达到108.9dB的信噪失真比,有效位数为18位。  相似文献   

2.
提出了一种16位立体声音频新型稳定的5阶ΣΔA/D转换器.该转换器由开关电容ΣΔ调制器、抽取滤波器和带隙基准电路构成.提出了一种新的稳定高阶调制器的方法和一种新的梳状滤波器.采用0.5μm5V CMOS工艺实现ΣΔA/D转换器.ΣΔA/D转换器可以得到96dB的峰值SNR,动态范围为96dB.整个芯片面积只有4.1mm×2.4mm,功耗为90mW.  相似文献   

3.
提出了一种16位立体声音频新型稳定的5阶∑△A/D转换器.该转换器由开关电容∑△调制器、抽取滤波器和带隙基准电路构成.提出了一种新的稳定高阶调制器的方法和一种新的梳状滤波器.采用0.5μm 5V CMOS工艺实现∑△A/D转换器.∑△A/D转换器可以得到96dB的峰值SNR,动态范围为96dB.整个芯片面积只有4.1mm×2.4mm,功耗为90mW.  相似文献   

4.
提出了一种16位立体声音频新型稳定的5阶∑△A/D转换器.该转换器由开关电容∑△调制器、抽取滤波器和带隙基准电路构成.提出了一种新的稳定高阶调制器的方法和一种新的梳状滤波器.采用0.5μm 5V CMOS工艺实现∑△A/D转换器.∑△A/D转换器可以得到96dB的峰值SNR,动态范围为96dB.整个芯片面积只有4.1mm×2.4mm,功耗为90mW.  相似文献   

5.
设计了一种具有前馈结构的ΣA A/D转换器.运用零点、极点优化技术,使Σ-△调制器在具有较高稳定性的同时得到优化的信噪比.调制器采用前馈3阶单环结构,采用1位量化,用全差分开关电容方式实现,时钟频率为256 kHz,信号带宽为1 kHz.电路采用SMIC 0.18 μmCMOS工艺,仿真结果表明,Σ-A A/D转换器达到的信噪比为90.54 dB,有效位数为14.8位;在3.3 V电源电压下,功耗为5.18 mW.  相似文献   

6.
12位100 MS/s流水线A/D转换器的参考电压缓冲器   总被引:1,自引:0,他引:1  
胡晓宇  周玉梅  王晗  沈红伟  戴澜 《微电子学》2008,38(1):133-136,144
分析了参考电压精度对流水线A/D转换器性能的影响,并通过Matlab建模仿真,得到了12位流水线A/D转换器对参考电压精度的要求,即参考电压精度要达到10位以上.提出了一种新型的参考电压缓冲器结构,通过增加两个静态比较器,有效地提高了缓冲器的精度.采用SMIC 0.35 μm 3.3 V CMOS工艺,为一个12位100 MHz采样频率的流水线A/D转换器设计了电压值为1.65 V±0.5 V的参考电压输出缓冲器.Hspice后仿真结果显示,各个工艺角下,缓冲器可将干扰对1 V的差分输出的影响控制在0.35 mV以内.该缓冲器可以达到10位以上精度,能够满足12位100 MS/s流水线A/D转换器的设计要求.  相似文献   

7.
TLC561X系列D/A转换器是美国Texas Instrument公司生产的串行可编程D/A转换器,包括TLC5615、TLC5617和TLC5618三种。TLC5615为10位单路D/A转换器,TLC5617为10位双路D/A转换器,TLC5618为12位双路D/A转换器。它们均采用3线串行方式输入,输出带有缓冲放大器,直接输出所转换的电压,采用8脚封装,单一5V电源工作,此外,还有可编程的建立时间和软件断电、内部上电复位功能。下面主要介绍TLC5618可编程双路12位D/A转换器。引脚功能及结构框图TLC5618的引脚排列如图1所示,各引脚功能如下: TLC5618的功能框图TLC5618的功能方框图如…  相似文献   

8.
采用多位D/A转换器是Σ-Δ调制器实现高速高精度的主要手段,然而,多位D/A转换器引入非线性却是影响Σ-Δ调制器信噪比的主要因素.讨论了一种具有单位信号传递函数、动态元件匹配实现多位D/A 转换器并对其引入的非线性噪声压缩整形(NSDEM)的Σ-Δ调制器结构;在此结构上进行了Σ-Δ调制器的设计方法研究.行为仿真结果验证了该结构和设计方法的可行性.  相似文献   

9.
应用于流水线ADC的参考电压源及其输出缓冲器   总被引:1,自引:1,他引:0  
姜杰  尹文婧  许俊  李联 《微电子学》2006,36(6):806-809
在流水线结构A/D转换器中,参考电压的波动将会影响到其转换精度。文章分析了参考电压变化对A/D转换器整体性能的影响,通过Matlab仿真加以验证。并基于带隙基准源,为一个10位40 MHz采样频率的流水线A/D转换器设计了两个电压值为1/2VDD±0.5 V的参考电压源及其输出缓冲放大器。采用SMIC 0.35μm 3.3 V CMOS工艺,Hspice仿真结果显示,参考电压的最大波动小于0.3 mV,最大温度系数为12 ppm。  相似文献   

10.
JSM—T_(300)扫描电镜物镜电路分析   总被引:1,自引:1,他引:0  
扫描电镜的物焦镜距与加速电压和物镜电流有关。扫描电镜要求物镜电流具有较大的变化范围。T_300扫描电镜物镜电路如图所示。IC8为D/A转换器。波段开关S_3、二极管矩阵电路(D_10~D_27)、R_52~R_60、R_B_(23)组成了二进制码编码电路,为D/A转换器提供八位二进制码。D_8、R_(50)、IC9_1组成的电路为D/A转换器提供参考模拟电压V_REF。D_8(IS2192)的稳压值为8.2V,即A点的电压为8.2V。电压跟随器IC9_1输出的电压V_B=V_REF=V_A=8.2V。D/A转换器的输出电压Vout=-(V_REF/R_49)·R_51(A_8/2~1+A_7/2~2+A_6/2~3+A_5/2~4+A_4/2~5+A_3/2~6+A_2/2~7+A_1/2~8)。若当S_3的刀与第一掷相接时,D_10导通,D_11~D_27均不导通,D/A转换器的数字输入端A_8=0,A_7~A_1,均为1。因此D/A转换器的输出电压Vout=4V。D/A转换器的输入状态和输出电压与S_3对应关系如表1所示。从中可看到D/A转换器的输出电压范围为-4~-8.1V。D/A转换  相似文献   

11.
设计了一种应用于10位80 MS/s流水线A/D转换器的可调节多相时钟产生电路.该电路采用一种电流镜结构,通过调节可变电阻的阻值来实现对单位延迟时间的精确控制.芯片采用IBM 0.13μm CMOS工艺实现,电源电压为2.5 V.在各种条件下仿真所得的最大延迟时间偏差为4%,时钟电路功耗为0.68 mW.仿真结果表明,该时钟产生电路适用于高速流水线A/D转换器.  相似文献   

12.
李娅  万辉 《微电子学》2014,(6):727-730, 736
设计了一种新颖的“5+7”分段式结构的R-2R电阻网络。与典型12位R-2R电阻型D/A转换器相比,采用该电阻网络的12位D/A转换器所需并联的MOS开关管数量大为减少,约为前者的1/8,提高了MOS开关管的匹配性。基于2 μm SOI CMOS工艺,采用该R-2R电阻网络结构设计了一款±15 V电压供电、双基准、12位四通道的D/A转换器,修调后,该D/A转换器DNL和INL典型值分别为0.15 LSB和0.27 LSB。  相似文献   

13.
Cirrus Logic为帮助数字娱乐产品制造商将更多价格合理、功能先进的音频特性集成到消费电子产品中,推出了一系列新型环绕声编解码器。其中 CS42406是音频/视频设备和DVD接收机 (DVD播放机/音频接收机组合) 制造商的理想选择,这一价格低廉的环绕声CODEC方案带有2个模数(A/D)和6个数模(D/A)转换器信道,提供24位转换,可工作于3 V至5 V模拟和数字电源。其A/D和D/A转换器采用单端输入和输出,因此可简化系统设计该新品。D/A转换器动态范围为102 dB,A/D转换器为105 dB。所有D/A转换器信道都具有数字音量控制功能,并可支持192 kHz抽样…  相似文献   

14.
采用低摆幅低交叉点的高速CMOS电流开关驱动器结构和中心对称Q2随机游动对策拓扑方式的pMOS电流源阵列版图布局方式,基于TSMC 0.18靘 CMOS工艺实现了一种1.8V 10位120MS/s分段温度计译码电流舵CMOS电流舵D/A转换器IP核.当电源电压为1.8V时,D/A转换器的微分非线性误差和积分非线性误差分别为0.25LSB和0.45LSB,当采样频率为120MHz,输出频率为24.225MHz时的SFDR为64.9dB.10位D/A转换器的有效版图面积为0.43mm×0.52mm,符合SOC的嵌入式设计要求.  相似文献   

15.
采用低摆幅低交叉点的高速CMOS电流开关驱动器结构和中心对称Q2随机游动对策拓扑方式的pMOS电流源阵列版图布局方式,基于TSMC 0.18靘 CMOS工艺实现了一种1.8V 10位120MS/s分段温度计译码电流舵CMOS电流舵D/A转换器IP核.当电源电压为1.8V时,D/A转换器的微分非线性误差和积分非线性误差分别为0.25LSB和0.45LSB,当采样频率为120MHz,输出频率为24.225MHz时的SFDR为64.9dB.10位D/A转换器的有效版图面积为0.43mm×0.52mm,符合SOC的嵌入式设计要求.  相似文献   

16.
周琳  李冬梅  王志华 《微电子学》2005,35(6):639-642
设计了一种适于数字音频应用的18位48 kHz Δ-Σ D/A转换器.其内插滤波器采用时分复用和无需乘法器的设计,降低了硬件开销.Δ-Σ调制器采用5阶单环单比特量化结构,经FPGA平台验证,可实现100 dB的带内信噪比.开关电容(SC)重建滤波器采用CSMC 0.6 μm CMOS工艺实现,核心芯片面积为1.73 mm×1.11 mm,在5 V工作电源下,其功耗小于22 mW.  相似文献   

17.
电源   总被引:1,自引:0,他引:1  
2A开关电流的升压转换器升压转换器LT1935的输入为2.3~16V,输出电压可达38V,采用1.2MHz的恒定开关频率,片内的高压开关额定在40V,NPN开关能实现在2A电流下仅为180mV的VCESAT并独立于电源电压。采用3.3V、1A输入时可产生5V电压,或在SEPIC设计中从4个碱性电池产生在550mA电流下的5V电压。具有软启动功能,停机电流小于1μA,采用小体积的SOT-23封装。Linear Technologyhttp://www.linear.com1/8砖模块适用于IBC1/8砖DC/DC转换器CBE1448G1的效率高达94%,适用于中间总线,输入为42~53V,单输出为9.7~13.3V。提供正负逻辑型号…  相似文献   

18.
基于2 μm SOI CMOS工艺,设计了一种输出电压达负电源的运放,用作12位四通道D/A转换器的单位增益缓冲。分别在VDD=+5 V,VSS=0 V,VREFH=2.5 V,VREFL=0 V以及VDD=+15 V,VSS=-15 V,VREFH=10 V,VREFL=-10 V这两种条件下测试D/A转换器性能,该转换器的INL分别为-0.31 LSB和0.27 LSB。测试结果表明,该运放的性能满足D/A 转换器的要求。  相似文献   

19.
介绍了一种可提供1.438 V基准电压的曲率补偿带隙基准源.采用一种极其简单有效的方法,直接实现曲率补偿.该电路采用双金属双多晶硅0.6 μm CMOS工艺制造,用于驱动一个10位20 MS/s A/D转换器.仿真结果显示,该带隙基准源在室温5 V电源电压下,仅耗用64 μA电流;0~80°C范围内,温度系数为13.7 ppm/K, 电源电压抑制比为64.7 dB.  相似文献   

20.
提出了一种基于两步转换法(5 6)的高速高精度A/D转换器体系结构,其优点是可以大幅度降低芯片的功耗及面积。采用这种结构,设计了一个10位40 MHz的A/D转换器,并用0.6μm BiCMOS工艺实现。经过电路模拟仿真,在40 MHz转换速率,1 V输入信号(Vp-p),5 V电源电压时,信噪比(SNR)为63.3 dB,积分非线性(INL)和微分非线性(DNL)均小于10位转换器的±0.5 LSB,电源电流为85.4 mA。样品测试结果:SNR为55 dB,INL和DNL小于10位转换器的±1.75 LSB。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号