首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 140 毫秒
1.
基于DDS的低杂散捷变频合成器设计   总被引:1,自引:0,他引:1       下载免费PDF全文
为了对抗有源干扰,雷达系统要求频率合成器具有频率捷变功能;同时要求其杂散抑制越高越好,特别是在输出信号带宽较宽的情况下更是如此。受体积和成本的限制,目前的捷变频频率合成器广泛采用基于直接数字合成(DDS)技术的变频方法。本文基于低杂散,对采用DDS的捷变频频率合成器技术进行了研究,并介绍一种采用时钟频率高达3.2GHz的新型DDS集成电路的低杂散捷变频频率合成器的设计与实现方法,设计得到的捷变频频率合成器带宽为250MHz,其杂散抑制指标可满足全频段优于-65dBc。  相似文献   

2.
一种便携式倍频程高分辨频率捷变合成器的研制   总被引:1,自引:0,他引:1  
介绍一种利用高速DDS技术和微波直接合成技术设计的便携式S波段倍频程频率捷变合成器,其特点是频率分辨率小、输出杂散低、相位噪声性能好。阐述了该合成器系统的基本方案构成,分析了系统中应用到的一些关键技术与电路。  相似文献   

3.
本文介绍了一种C波段宽带捷变频率综合器的设计方法,采用直接数字频率合成器(DDS)实现频率捷变,采用倍频链路扩展输出带宽,通过与锁相环(PLL)合成产生的本振信号混频将输出频率搬移到C波段。论述了DDS时钟电路、倍频链路以及混频部分的设计方法,并给出了达到的主要技术指标和测试结果。  相似文献   

4.
本文介绍一种由二一十进制直接频率合成器、注入取样锁相环倍频器和宽带微波倍频器组成的频率捷变雷达用微波频率合成器方案。方案采用最新技术,综合吸收直接合成与间接合成两种方法的优点,又巧妙地避开了它们固有的缺点,实现了低成本高频谱纯度的频率合成。  相似文献   

5.
一种基于PE3236的L频段频率合成器设计   总被引:1,自引:0,他引:1  
张路  高玉良 《电讯技术》2007,47(5):127-130
设计了一种L频段频率合成器,该频率合成器采用大规模锁相集成芯片PE3236构成锁相环电路,外加电压预置电路对VCO控制电压进行快速预置,大大缩短了频率捷变时间,并运用相噪最优理论设计环路参数,实现了低杂散、低相噪、快速频率捷变的性能要求.另外,电路设计可靠性高,具有较大的实用性.  相似文献   

6.
一种捷变DDS频率合成器的设计   总被引:3,自引:0,他引:3  
王国庆  孙肖子  黎湘 《电光与控制》2003,10(4):28-30,37
介绍了一种基于DDS(直接数字合成)技术的频率合成器。该频率合成器能够根据外部的参数设置完成任意频率(频率范围0.023Hz--35MHz)、多种模式(调频、调相及调幅等)的正弦波以及方波等波形输出。实验结果表明,该频率合成器输出的信号幅度稳定,具有频谱纯度较高、频率分辨率高以及频率捷变时间短等优点。  相似文献   

7.
谭晖  张乃通 《移动通信》1996,20(6):46-48
本文通过分析影响锁相环频率合成器频率锁定速度的主要因素,研究并设计一种采用锁相环技术并满足GSM手机性能的捷变频率合成器。  相似文献   

8.
捷变频率合成是雷达、通信、电子对抗等领域中极为重娄的技术。DDS具有频率转换时间短、频率分辨率高等优点,适用于捷变频率合成。文章介绍了捷变频率合成的基本方法及各自的优缺点。讨论了直接数字频率合成的特性及在捷变频率合成中的应用。并举例说明了一种应用DDS合成某型号射频信号源300MHz频率覆盖的捷变中频载波信号的性能分析及方案设计。  相似文献   

9.
现代雷达要求频率合成器的频率捷变时间很短,为达此目的,文章对间接式频率合成器的捷变频时间进行了分析,讨论了频率-数字变换辅助捕获法的设计过程及数学表达式,给出了设计流程图。  相似文献   

10.
一种S频段高性能频率合成器的设计与实现   总被引:2,自引:0,他引:2  
设计了一种高性能频率合成器,采用直接数字合成(DDS)与直接模拟合成相结合的方式,实现了S频段1 Hz细步进输出,频率捷变时间小于800 ns,并达到杂散抑制优于-65 dBc、相位噪声优于-115 dBc/Hz偏离载频1 kHz处的高性能指标.  相似文献   

11.
在无线通信领域中, 高性能频率综合器是通信设备、雷达、电子侦察和对抗设备、精密测量仪器的核心部件。 现代通信系统对频率综合器的精度、分辨率、转换时间及频谱纯度等提出了越来越高的要求, 性能卓越的频率综合器均 通过频率合成技术来实现。以往通过锁相环来实现的频率综合器具有高精度、高稳定度、低相位噪声、低杂散等性能。 但是在跳频时间上只能做到几十甚至上百μS。这与某些雷达需要的频率综合器的捷变速度有差距。本文提出一种直接 合成方法,很好的解决了这个问题。  相似文献   

12.
潘丽娟 《火控雷达技术》1998,27(3):30-36,80
介绍一种低相噪、捷变频X波段频率综合器设计方法,并进行理论分析、计算,最后给出测试结果。  相似文献   

13.
简述了机载火控雷达频率合成器的设计方法,着重介绍了一种基于集成锁相技术式的宽带、高可靠的实用型频率合成器.对合成器相噪指标、带宽、捷变频时间进行了深入分析,详细阐述了合成器的设计思想和电路实现方案,其相噪指标类似于锁相合成器而频率切换时间类似于直接合成器.合成器具有大带宽、捷变频、低相噪等特点,可应用于小型化的雷达及信号模拟器系统.  相似文献   

14.
高性能DDS芯片-AD9852的应用研究   总被引:9,自引:0,他引:9  
本文介绍了一种高性能DDS芯片-AD9852应用的研究结果。该合成器的DDS芯片选用AD公司最新推出的AD9852,其宽带杂散优于60dBc,频率捷变时间小于200ns。本文在讨论AD9852级成与功能的基础上,对其在频率混合、波形合成和跳频通信系统中的应用进行了研究。  相似文献   

15.
V波段小型化低相噪频率综合器   总被引:3,自引:0,他引:3       下载免费PDF全文
本文研究了一种V波段超小型低相噪频率综合器,研制了L段捷变频频综、Ku波段取样锁相源、上变频组件、倍频器等四个小型化组件.为了得到较低的相位噪声和捷变频速度,本捷变频频综采用上变频-倍频方案,其中DRO PLS保证低相位噪声性能,L波段捷变频频综保证捷变频功能.该频综尺寸为100×80×30mm3,相位噪声低于-86dBc/Hz(1kHz),捷变频时间小于40μs,杂波抑制优于-60dBc.  相似文献   

16.
莫馁  杨航  穆晓华 《压电与声光》2024,46(2):171-173
该文介绍了一种新型多功能厘米波频率合成器,利用锁相倍频的方式,首次将直接数字频率合成器(DDS)输出的连续波(步进1 MHz)、常规脉冲、重频抖动、重频参差、双脉冲、捷变频信号、组变信号、二相编码和线性调频等信号搬移至0.8~18 GHz频段,外形尺寸为76 mm×70 mm×10 mm,体积约为传统类似频率综合器项目的1/20,具有工作频带宽、频率高、体积小等优点。  相似文献   

17.
传统基于锁相环(PLL)实现带宽信号输出的频率合成方案,常常为了获得高输出频率而降低频率分辨率和缩短跳频时间。相较而言,基于直接数字频率合成器(DDS)实现带宽信号输出的频率合成方案,其频率分辨率更高,跳频时间更快。然而,DDS 输出频率低,须经多次混频或倍频操作以提升输出频率,对频率源中的滤波器设计造成极大压力,并且这种压力随着频率源输出频率的升高而不断上升。对此,基于高性能、小型化无源滤波器的设计能力,实现了基于DDS 变频的34-35GHz 捷变频、高频率分辨率频率源。实验结果表明,其工作相位噪声优于-85dBc/Hz@1kHz,杂散和谐波抑制优于45 dBc,频率分辨率达到1.86Hz,跳频时间最快4ns。  相似文献   

18.
AD9858在捷变频频率合成器设计中的应用   总被引:1,自引:0,他引:1  
余军  庞翔  夏永祥 《电讯技术》2007,47(2):96-99
系统地介绍了一种低杂散、低相位噪声、快速捷变频频率合成器的实现途径,用TMS320VC5409控制AD9858得到宽带、低相噪、高SFDR(无杂散动态范围)的输出信号.文中详细阐述了高性能DDS芯片AD9858的主要性能及其应用方法,着重说明了AD9858时钟电路的设计、调试方法,并给出了用PN9000相位噪声仪测试的结果.该数字频率合成器通过编程可方便地实现单点频、线性调频和调相功能, 经过实际应用达到了比较满意的效果.  相似文献   

19.
简述了混合式频率合成技术的几种合成方式,比较了它们的优缺点,然后采用DDS激励PLL的混合方式实现了S波段频率合成器,并分别从杂散和噪声的来源以及如何去改善杂散和噪声性能去分析该混合式频率合成器,最终给出实际测试结果。  相似文献   

20.
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号