共查询到20条相似文献,搜索用时 109 毫秒
1.
2.
嵌入式系统低功耗电路设计 总被引:1,自引:0,他引:1
开发基于MCU的超低功耗嵌入式系统,此类系统通常要求用一块电池维持数年的工作.介绍了基于MCU的嵌入式低功耗系统的设计方法、设计过程中遇到的实际问题及解决的办法.如MCU的选用、电源管理、外围电路的设计、通讯电路的设计等. 相似文献
3.
4.
低功耗嵌入式数据采集系统在长期工作过程中易受到干扰,导致程序跑飞。为了保证数据采集工作的不间断性,提高系统的可靠性,本文通过应用实例,设计了一种基于"看门狗"的抗干扰实现方案。当基于MSP430单片机的低功耗嵌入式数据采集系统退出休眠后,在不破坏休眠前变量值的前提下,通过对标志变量进行处理,实现系统热启动。并通过实验验证了该方案的可行性。 相似文献
5.
嵌入式系统的低功耗设计技术 总被引:2,自引:0,他引:2
随着嵌入式系统的广泛应用,低功耗问题摆在了设计人员面前.低功耗设计包括系统设计、硬件设计、软件设计、器件的工艺设计等诸多方面.其中器件的工艺设计主要由半导体器件的厂家来完成,嵌入式系统的应用设计人员只需要关心器件的功耗指标,更多的工作集中于系统的硬件、软件以及它们之间的配合方面.本文主要从这些方面讨论嵌入式系统的低功耗设计问题和设计方法. 相似文献
6.
7.
在当今的手机系统中,都会用到一种外部看门狗芯片用来在系统出现程序跑死时,对系统进行复位,以便系统能够重新工作.但是市场上的看门狗芯片在功能和价格等方面都有一定的局限性.针对这些不足之处,提出了一种外部看门狗的设计方案.经过实际测试表明,该设计方案功能正确,运用起来方便灵活,且看门狗芯片成本有较大降低,因而可运用到实际的手机系统中. 相似文献
8.
9.
提出了基于嵌入式的PWM直流电机调速系统的设计方案,运用微控制器S3C44B0X进行系统控制,完成了系统重启电路,系统调试端口, SDRAM、FLASH模块,串行通信(UART)模块,直流电机电路模块等硬件设计。实现运用嵌入式系统芯片产生PWM波对直流电机的转速的改变,使得转速随着输出的PWM波的占空比的变化而变化。 相似文献
10.
嵌入式系统低功耗设计研究 总被引:2,自引:0,他引:2
在嵌入式系统设计中低功耗设计是许多设计人员必须面对的问题,其原因在于嵌入式系统产品不是一直都有充足的电源供应,往往是靠电池来供电的,而且大多数嵌入式设备都有体积和质量的约束。另外,系统部件产生的热量和功耗成比例,为解决散热问题而采取的冷却措施进一步增加了整个系统的功耗。为了得到最好的结果,在系统设计时就必须考虑低功耗问题。系统的功耗设计涉及到软件、硬件、集成电路工艺等多个方面,这里分析了功耗产生的原因,从原理和实践上探讨系统的低功耗设计问题,综述硬件低功耗和软件低功耗的设计方法,给出实现低功耗设计的一种可行方法。 相似文献
11.
12.
13.
为解决传统无线控制系统在空闲时仍处于完全功耗状态,造成能源利用率低的问题,提出一种基于休眠唤醒策略的节能机制。首先,网络采用有利于节点休眠的网状拓扑结构,通过节点配置,保证网络通信在节点休眠期间的可靠性;其次,休眠节点按照其功能要求,分别采用了事件驱动和定时唤醒的机制,在满足使用要求的情况下,最大限度地减低功耗;最后,根据相关数据对上述休眠机制进行分析研究,验证其有效性和可用性。 相似文献
14.
15.
16.
电池保护芯片中低功耗技术的研究与实现 总被引:2,自引:0,他引:2
在分析了电池保护电路设计功耗要求的基础上,提出了三种降低功耗的方法,并推导了相应的公式:使用电路休眠技术,减少空闲时不必要的功耗;设计各电路模块的MOS管工作在亚闻值区,减小电路工作时的电流;基准电路中使用耗尽型nMOS管做恒流源,以简单的电路结构,得到与电源电压无关的基准电流和基准电压.从商达到降低功耗的目的。采用这些方法设计出来的CMOS工艺电池保护芯片,休眠时电流为59.2nA,工作时电流也不超过2.46uA,设计取得了成功。 相似文献
17.
在分析无线数码产品控制电路在正常工作状态和待机状态下对供电电源的不同要求的基础上,本文提出了一款能够满足这一系列要求的片上供电电路.该供电电路具有在正常工作模式下稳定输出电压、在待机模式下将整个系统消耗的电流限制在超低电流的作用,并通过开关管等结构保证了分别在两种模式下负责供电的电路不会互相干扰.从而既能够保证控制电路在工作模式下的正常工作,又能够实现系统在待机模式下的超低功耗. 相似文献
18.
本文较为详细地说明了现场型过程仪表校验仪硬件及软件的设计方法,特别讨论了设计现场型校验仪所采用的低功耗设计和面板校准技术. 相似文献
19.
基于0.18μm SiGe BiCMOS工艺,设计了一种用于10位200 MHz高速流水线模数转换器的CMOS LVDS收发电路。该收发电路由发射器(TX)和接收器(RX)组成。发射器通过带共模反馈的闭环控制电路,将0~3.3 V的CMOS信号转换成(1.2±0.35)V的LVDS信号。接收器采用一个轨至轨预运算放大器保证LVDS信号的完整接收,并实现一定的增益,之后由迟滞比较器和输出缓冲器实现对共模噪声的抑制以及信号驱动能力的提高,最终正确恢复出CMOS信号。仿真结果表明,在400 MHz脉冲输入下,收发器可以稳定工作在3.3 V电源电压,总功耗仅为22.4 mW。 相似文献
20.
功率因数校正电路的一个重要发展方向是进一步提高转换效率。Totem-Pole Boost功率因数校正电路由于省略了整流桥,理论上可获得更高的效率。文中分析了其工作原理,提出了一种运用现有传统Boost PFC控制芯片实现该拓扑的简单方法。通过计算机仿真和试验验证,证明该方案的可行性。并依据试验结果,指出该拓扑的主要缺陷,展望其应用前景。 相似文献