共查询到20条相似文献,搜索用时 62 毫秒
1.
设计并验证了一种基于现场可编程逻辑阵列(FPGA)的高速模数转换器(ADC)评估系统。基于FPGA设计了底层逻辑,根据不同的测试指标控制ADC的信号采集和数据转换,将模拟输入信号转换为数据存储到FPGA的分布式存储器(Block RAM)中,通过用户数据报协议(UDP)将数据传输到电脑端的基于MATLAB开发的上位机,由电脑中央处理器(CPU)负责处理计算数据并输出测试结果到用户界面上。以一款16位、采样率100 MS/s的ADC为例,以该评估系统对ADC的各项参数指标进行测试和分析。实验结果表明,该系统可以实现高速、高精度ADC的测试和评估。 相似文献
2.
3.
基于USB总线的多通道数据采集系统设计 总被引:1,自引:0,他引:1
介绍了以FPGA为控制核心、以USB2.0为数据接口的多通道数据采集系统,通过对模/数转换器件(ADS8365)的控制完成4路信号的采集。系统包括信号调理模块、模/数转换模块、FPGA控制模块、数据缓存模块和USB接口模块。系统的A/D转换精度为16 bit,采样率为27 kHz,保证了数据采集的准确性和实时性。此外,系统还具有一定容量的FIFO数据缓存,方便与其他系统进行数据交换。 相似文献
4.
5.
针对无线电导航系统中多通道信号处理需求,设计了一种基于FPGA和USB接口的低成本、快速、和高可靠性的多通道数据采集系统;详细介绍了系统结构以及FPGA控制SRAM芯片实现数据缓存的关键技术,运用FPGA内部的硬件调试工具(SignalTapⅡ)验证了系统数据传输的可靠性能;系统可靠传输速度可达20Mbytes/s,可广泛用于多路、高速信号采集场合,已投入到实际应用。 相似文献
6.
基于FPGA的多通道语音通信控制器的设计 总被引:1,自引:0,他引:1
基于PowerPC处理器的多通道通信系统中需要相应的控制器用于实现数据缓冲和控制、握手信号的产生.文中介绍了一种基于FPGA实现的四通道语音通信控制器.该控制器使用异步FIFO实现数据缓冲,应用基于FSM(有限状态机)的逻辑电路控制AD、DA转换芯片周期性的、依次处理各通道的语音和MPC860T传送数据.设计时对各部分电路的设计方法进行了深入的研究,以使其满足系统功能和时序要求,应用该控制器的多通道语音通信系统话音质量稳定、没有杂音,能够满足性能要求. 相似文献
7.
8.
文章是对基于FPGA的信号质心的解算程序进行设计;以FPGA作为数据处理及控制中心对信号进行解算处理和控制各种时序;本系统采用VHDL语言编写程序,要解算信号的质心,首先要对从AD转换得到的数据进行处理,然后FPGA对这些数据进行累加及乘积累加处理;以将解算结果按优先级顺序实时写入FIFO中去,最后通过网口将已处理的数据输出到计算机中;程序经过仿真测试后表明,可用FPGA对信号进行求取质心的运算。 相似文献
9.
针对星载总线的测试特点,本文设计了一种基于FPGA多通道总线转换器,实现了USB接口与CAN、三线、RS485、RS422接口复合类型总线的数据交互,同时实现了总线数据长度的自由配置.本文从转换器的硬件构成、PC端的数据封装、FPGA设计思路几个方面对系统进行介绍.设计方案分别通过了基于ModelSim和硬件测试平台的... 相似文献
10.
本文介绍了一种基于FPGA和DSP的全数字化核信号波谱分析仪,并就系统结构,硬件电路设计及FPGA固件程序开发等方面进行了详细的阐述。 相似文献
11.
12.
介绍了一种基于DSP的多通道音频信号处理平台的基本电路,设计了DSP与音频编解码器TLV320AIC23B的硬件接口,实现了四通道音频信号输入和输出,同时具有高性能、低功耗和便携等特点。该平台已经应用于有源抗噪声耳罩项目中。 相似文献
13.
14.
基于FPGA+PWM的多路信号发生器设计 总被引:6,自引:1,他引:5
基于运放的信号发生器精度低且稳定性和可调节性差,而基于DDS的信号发生器则成本高、电路复杂。为此提出了基于FPGA+PWM的多路信号发生器设计方法。该方法硬件上无需DAC与多路模拟开关,由FPGA产生调制输出波形信号所需的PWM脉冲波,经二阶低通滤波和放大电路后即可得到所需波形信号。实验证明,该多路信号发生器幅值分辨率高,频率精度高,且具有良好的直流性能,各通道可独立产生三角波、锯齿波、正弦波、方波且输出稳定。且其成本低,设计灵活,可扩展性强,可应用于各种场合。 相似文献
15.
16.
17.
18.
针对目前机电一体化系统中PWM信号通道多和难同步的问题,提出一种基于ROM的FPGA多通道PWM发生器的设计方法。利用FPGA内部ROM资源,通过软件的方法根据需要产生多路PWM信号。多路PWM发生器通过采用同一时基,可实现PWM信号的严格同步和不同调制策略。采用的FPGA数据采集速度达到1 MB/s,独有的NiosII核软处理器可以实现DSP的功能,可以完成复杂的数据处理。设计方法在机械臂控制系统中进行了实际的应用,初步设计了硬件电路并利用quartus II和modelsim给出了仿真结果。实验结果表明设计方案能很好满足系统功能和性能要求,同时设计又具有开放性,可以在此基础上进行扩展。 相似文献
19.