共查询到18条相似文献,搜索用时 62 毫秒
1.
基于DM642的以太网通信接口设计 总被引:4,自引:0,他引:4
基于TI公司数字媒体DSP芯片DM642,设计并实现了以太网通信软硬件接口。采用DM642片内集成的以太网接口模块EMAC/MDIO,结合片外Intel LXT971 PHY芯片,在嵌入式操作系统DSP/BIOS架构上,运用网络开发包NDK提供的TCP/IP协议栈,实现了底层硬件驱动程序的编制及其协议栈接口,完成了视频信息的以太网传输。 相似文献
2.
以太网通信在网络化测试中的实现 总被引:1,自引:1,他引:0
文章详细介绍了网络化测试的一个基本通信技术----以太网通信技术的研究和实现。使用INTEL386EX设计一块以太网通信测试单板NCEX,使用C语言实现一个在该单板上运行的嵌入式TCP/IP协议栈,单板成为UDP服务器;并使用Visual C++ 6.0的Socket功能在计算机上设计UDP客户端,实现多台计算机通过以太网和UDP/IP协议与NCEX测试板同时通信。 相似文献
3.
基于TI公司的TMS320C6455芯片及外围PHY芯片设计并实现了DSP的千兆以太网接口,为演示样机的性能检测提供了通道。设计采用的PHY芯片为低功耗CMOS工艺的ET1011芯片,在DSP/BIOS嵌入式操作系统上通过调用TI公司提供的NDK开发套件完成TCP/IP协议栈,最终实现数字信号的以太网传输。在DSP千兆以太网软件设计时还编制了底层http协议和相应的网络访问线程,可以通过PC机直接访问所建立的千兆网平台主页面。 相似文献
4.
《电子技术与软件工程》2019,(11)
本文提出一种基于TMS320C6678芯片的主从操作系统软件架构的设计方案。主核运行Linux嵌入式操作系统,用于进行任务监控和数据分发;从核运行国产SylixOS实时操作系统,负责运行声纳处理算法程序。主从架构的软件设计将数据的收发管理大部分转移到了主核上运行,显著的减轻了从核数据收发的cpu消耗,从而从核可以更快更专注于数据处理。 相似文献
5.
6.
日前,德卅l仪器(TI)宣布推出TMS320C66X系列最新产品TMS320C6678与TMS320TCl6609多核数字信号‘处理器(DSP)。这两款产品号称是业界性能最高、功耗最低的DSP,非常适合诸如油气勘探、金融建模以及分子动力学等需要超高性能、低功耗以及简单可编程性的计算应用。 相似文献
7.
8.
介绍了以TMS320VC5509为微处理器,以RTL8019AS为网络控制器的以太网数据通信系统的设计方法。给出了该系统的硬件接口设计、RTL8019AS的驱动程序流程以及嵌入式TCP,IP的实现方法。 相似文献
9.
本文介绍了一种高效传输速率的千兆以太网通信系统设计方法。该方法采用ALTERA内部的MAC核加外部PHY芯片实现,通信协议采用UDP/IP协议方式,并实现了ARP请求和应答功能可以实现大规模系统级联,而且整个通信系统都是用verilog纯硬件语言编写实现。经实验验证,该方法与传统软硬结合设计方法相比通信速率要高两倍以上。 相似文献
10.
提出了一种千兆以太网络摄像机的设计,摄像机前端采用SONYCCDICX285及时序发生器CXDl607和视频ADCAD9945,数字图像处理及千兆以太网接口技术的实现采用TIDSPDM648。时序发生器CXDl607产生时序驱动脉冲,ICX285输出原始的模拟视频信号,模拟视频信号经过视频ADCAD9945处理后,将数字视频信号输出到TIDSPDM648,DM648将接收到的数字视频信号经过处理后通过千兆以太网接口传输给上位机。传输协议采用TCP/IP协议,同时在摄像机上集成了HTTP服务和TELNET服务。 相似文献
11.
基于FPGA的千兆以太网数据传输设计 总被引:1,自引:0,他引:1
为解决现代化设备如何使用千兆以太网高速接入的问题,使用Altera公司cyclone IV系列FPGA作为嵌入式开发平台,采用Nios II软核处理器实现TCP/IP协议。对所设计传输方案进行测试,结果表明所传输数据能正确收发,并具有较高的传输效率。 相似文献
12.
多核DSP芯片C6678引导过程的研究与实现 总被引:1,自引:0,他引:1
多核数字信号处理(DSP)芯片给信号处理能力带来了质的提升,TI公司推出的TMS320C6678是一款具有代表性的高性能多核DSP芯片。引导技术是DSP应用的关键技术之一。C6678有着丰富的外设接口,可选择多种引导设备,同时由于多核的存在,引导过程变得更为复杂。文中对C6678的引导方式进行了透彻的研究,介绍了C6678多核引导过程的具体实现步骤,对C6678引导程序的开发提供了实际的方法和经验。 相似文献
13.
14.
基于FPGA的千兆以太网设计 总被引:3,自引:1,他引:3
千兆以太网拥有传输速度快、传输距离远、稳定可靠等优点,是当前嵌入式系统的应用热点。FPGA拥有丰富的逻辑和管脚资源,常用于高速数据处理和通信的嵌入式系统。本文描述一个基于FPGA的千兆以太网系统的设计,本设计在硬件上主要使用千兆以太网PHY芯片88E1111和Altera公司的StratixⅢ系列的FPGA,在FPGA的逻辑上实现NiosⅡ嵌入式系统和以太网的MAC控制器,在NiosⅡ系统的软件上移植入MicroC/OS-Ⅱ实时多任务操作系统和NicheStackTCP/IP协议堆栈。在FPGA上实现千兆以太网设计,有效提高了系统的可靠性和集成性,充分扩展FPGA的功能。 相似文献
15.
文中介绍了基于以太网卡和DSP芯片TMS320F2407实现TCP/IP协议的简化方案.本设计采用DSP芯片TMS320F2407和网络接口芯片TRL8019AS来设计网络接KI'控制器,对TCP/IP协议族进行了分析简化,并在DSP中实现了简化的协议栈,通过软件编程实现数据传输.实验表明:以TMS320LF2407和RTLS019AS以太网控制器构成的网络化通信系统,成本较低,结构简单、性能稳定可靠. 相似文献
16.
介绍了一种采用TMS320C548构造的低速率话音编解码DSP系统的通信与控制接口的设计方法。着重介绍了DSP系统内部通信与控制接口的硬件结构和软件设计方法。 相似文献
17.
18.
基于千兆网的FPGA多通道数据采集系统设计 总被引:1,自引:0,他引:1
千兆以太网在工程上的应用越来越迫切,许多快速可靠的数据传输任务要依靠其完成。文中提出了一种多通道数据采集系统设计方法,将采集的数据通过FPGA资源搭建的千兆以太网运行环境发送到上位机进行显示和存储,最大限度地发挥了FPGA和千兆以太网灵活与快速的优势。进而讨论了ARP包和Jumbo帧的相关问题,并实际测试了其对系统的影响。 相似文献