首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
张京英  吴建辉 《通信技术》2009,42(10):219-221
经分析带隙基准电压源的温度补偿原理,进行一阶温度补偿,然后提出了新型的二阶温度补偿的方法,用Hspice仿真,得到温度系数为5ppm/℃,电源抑制比可达到60dB,取得了比较理想的效果。  相似文献   

2.
彭伟  谢海情  邓欢 《电子器件》2007,30(3):863-865
在分析MOS管电流电压的温度特性的基础上,基于对两个连接成二极管形式的对称NMOS管通以不同大小的PTAT电流,NMOS管的栅压将向不同方向变化这一原理,通过对这两个NMOS管的栅压进行相互补偿,设计了一种新型的CMOS基准电压源.电路采用TSMC 0.18 μm CMOS工艺进行设计,基于BSIM3V3模型,利用Cadence的Spectre工具对电路进行仿真.结果表明:当电源电压VDD=1.2 V时,其温度系数仅为28×10-6/℃.  相似文献   

3.
提出了一种新的基于改进的电流模式带隙基准源的可编程基准源的设计与实现方法.电路采用Chartered 0.35μm 工艺仿真并流片.测试结果表明,温度变化范围为0~100℃,温度系数为±36.3ppm/℃(VID=11110).电源电压变化范围为2.7~5V,其相对变化值为5mV.当VID0频率为125kHz时,瞬态响应最大毛刺幅度约为20mV.5位VID码不同的输入状态,输出基准电压从1.1变到1.85V,变化步长为25mV.  相似文献   

4.
提出了一种新的基于改进的电流模式带隙基准源的可编程基准源的设计与实现方法.电路采用Chartered 0.35μm 工艺仿真并流片.测试结果表明,温度变化范围为0~100℃,温度系数为±36.3ppm/℃(VID=11110).电源电压变化范围为2.7~5V,其相对变化值为5mV.当VID0频率为125kHz时,瞬态响应最大毛刺幅度约为20mV.5位VID码不同的输入状态,输出基准电压从1.1变到1.85V,变化步长为25mV.  相似文献   

5.
孙大开  李斌桥  徐江涛  李晓晨 《微电子学》2012,42(4):531-533,550
描述了一个具有高电源抑制比和低温度系数的带隙基准电压源电路。基于1阶零温度系数点可调节的结构,通过对不同零温度系数点带隙电压的转换实现低温度系数,并采用了电源波动抑制电路。采用SMIC 0.18μm CMOS工艺,经过Cadence Spectre仿真验证,在-20℃~100℃温度范围内,电压变化范围小于0.5mV,温度系数不超过7×10-6/℃。低频下的电源抑制比为-107dB,在10kHz下,电源抑制比可达到-90dB。整个电路在供电电压大于2.3V时可以实现正常启动,在3.3V电源供电下,电路的功耗约为1.05mW。  相似文献   

6.
1V电源非线性补偿的高温度稳定性电压带隙基准源   总被引:1,自引:0,他引:1  
秦波  贾晨  陈志良  陈弘毅 《半导体学报》2006,27(11):2035-2039
阐述了电源电压为1V的非线性补偿CMOS电压带隙基准源,该基准源具有很高的温度稳定性.基准源电路中运用了rail-to-rail运算放大器(OPA).根据测试结果,室温下的输出电压为351.9mV,当温度在15~100℃变化时,输出电压在351.5~352.0mV之间变化,温度系数约为16.7ppm/℃.电路的功耗为0.16mW,芯片面积是0.18mm2.  相似文献   

7.
1V电源非线性补偿的高温度稳定性电压带隙基准源   总被引:7,自引:0,他引:7  
秦波  贾晨  陈志良  陈弘毅 《半导体学报》2006,27(11):2035-2039
阐述了电源电压为1V的非线性补偿CMOS电压带隙基准源,该基准源具有很高的温度稳定性.基准源电路中运用了rail-to-rail运算放大器(OPA).根据测试结果,室温下的输出电压为351.9mV,当温度在15~100℃变化时,输出电压在351.5~352.0mV之间变化,温度系数约为16.7ppm/℃.电路的功耗为0.16mW,芯片面积是0.18mm2.  相似文献   

8.
周前能  徐海峰  李红娟  万天才 《微电子学》2018,48(6):765-768, 773
基于SMIC 0.18 μm CMOS工艺,设计了一种高阶温度补偿的带隙基准电压源。采用源极、漏极与栅极短接的PMOS管替代传统基准电压源中的PNP管,增加了高温区域曲率补偿电路和低温区域温度分段补偿电路。该带隙基准电压源获得了低温漂的性能。仿真结果表明,在-40 ℃~125 ℃温度范围内,该带隙基准电压源的温度系数达到1.997×10-6/℃,在频率为1 Hz、10 Hz、100 Hz、1 kHz、100 kHz时,分别获得了-77.84 dB、-77.84 dB、-77.83 dB、-77.42 dB、-48.05 dB的电源抑制比。  相似文献   

9.
给出了一种基于0.35μm标准CMOS工艺设计的新型高性能带隙基准电压源的设计方法,该方法采用高增益两极运算放大器结构来降低失调电压.文中给出了采用Cadence软件进行电路设计、电路仿真以及版图设计、版图仿真的具体做法.  相似文献   

10.
刘韬  徐志伟 《微电子学》1999,29(2):128-131,140
介绍了一个采用0.6μm数字CMOS工艺制作的能隙基准电压源电路,该电路具有小的硅片面积(0.06mm^2)、高电源抑制比和较低温度系数。在该电路应用于高精度电路的偏置系统时,还可增加改善输出偏置电流温度系数的电路。  相似文献   

11.
一种低电压高精度CMOS基准电流源设计新技术   总被引:1,自引:0,他引:1  
介绍一种新的在0.25μm混合模拟工艺电路中使用没有任何外围元件的基准电流源设计电路。该电路基于一个带隙电压基准源(BandgapReference,BGR)和一个类似β乘法器的CMOS电路。其中β乘法器中的电阻用NMOS晶体管代替以获得具有负温度系数的基准电流源;同时,BGR电压的正温度系数抵消了β乘法器中负温度系数。使用Bsim3v3模型实验的仿真结果说明-20℃到+100℃温度范围内基准电流源最大波动幅度小于1%,1.4~3V电压范围内片上所有电阻具有±30%的容差。  相似文献   

12.
设计了一种基于反馈电路的基准电压电路。通过正、负两路反馈使输出基准电压获得了高交流电源抑制比(PSRR),为后续电路提供了稳定的电压。采用NPN型三极管,有效消除了运放失调电压对带隙基准电压精度产生的影响,并对电路进行温度补偿,大大减小了温漂。整个电路采用0.35μm CMOS工艺实现,通过spectre仿真软件在室温27℃、工作电压为4 V的条件下进行仿真,带隙基准的输出电压为1.28 V,静态电流为2μA,在-20~80℃范围内其温度系数约为18.9×10-6/℃,交流PSRR约为-107 dB。  相似文献   

13.
程亮 《山西电子技术》2014,(2):13-14,31
高精度带隙基准源是高性能模拟和数模混合集成电路的重要组成部分,其精度影响了整个系统的稳定。基于此,对带隙基准源的高阶温度补偿和分段曲率补偿原理进行了分析,设计了一种新颖的基于亚微米工艺的带隙基准源并获得了极低的温度系数。  相似文献   

14.
提出一种采用0.35umCMOS工艺制作的带隙基准电压源电路,该电路具有高电源抑制比和低的温度系数。整体电路使用TSMC0.35umCMOS工艺,采用HSpice进行仿真。仿真结果表明,在-25~+125℃温度范围内温度系数为6.45ppm/C,电源抑制比达到-101dB,电源电压在2.5~4.5V之间,输出电压Vrel的摆动为0.1mV,功耗为0.815mW.是一种有效的基准电压实现方法。  相似文献   

15.
提出了一种用于全MOS电压基准源的新颖预抑制电路。采用一个大宽长比PMOS管和负反馈环路,将预抑制电压与基准电压之差固定为一个阈值电压。获得的预抑制电压用来为全MOS电压基准源供电,极大地改善了基准电压的电源调整率、温度稳定性和电源电压抑制比。采用Nuvoton 0.35 μm 5 V标准CMOS工艺进行仿真,整个电路的版图尺寸为64 μm×136 μm。结果表明:电压基准源的输出基准电压为1.53 V;电源电压在3.4~5.5 V范围内,线性调整率为97.8 μV/V;PSRR在10 Hz处为-143.2 dB,在100 Hz处为-123.3 dB,在1 kHz处为103.3 dB;环境温度在-45 ℃~125 ℃范围内,平均温度系数为8.7×10-6/℃。  相似文献   

16.
宋文青  于奇  冯纯益  张军  朱波  郑杰 《微电子学》2013,43(2):210-212,217
通过利用改进型低压Tracking-VGS结构的栅源电压差ΔVGS,对NMOS晶体管的阈值电压进行补偿,提出一种全MOS低温漂电压基准源结构,获得了电源抑制特性较好的低温漂基准电压。基于2.5V65nm标准CMOS工艺,对电路进行HSPICE仿真验证。结果显示:在-40℃~125℃温度范围内,基准电压为1.1V,温度系数为1.6×10-5/℃,电源抑制比为-51dB。  相似文献   

17.
设计了一种具有良好稳定性和高精度的带隙基准电压源电路。通过启动电路和提高电源抑制比电路的加入,使得带隙基准电压具有较高的电源电压抑制比和较小的温度系数。HSPICE仿真结果表明,在电源电压V_(DD)=3.3V时,在-55℃~125℃的温度范围内,电路得到一个温度系数仅为17×10~(-6)/℃,电源抑制比(PSRR)为79dB的带隙基准电压输出。  相似文献   

18.
分析了传统CMOS工艺带隙基准源电路中基准电压设计的局限性。给出了一种低电源电压带隙基准源的电路设计方法,该电路采用TSMC0.13μm CMOS工艺实现,通过Cadence Spectre仿真结果表明,该电路产生的600mV电压在-30-100℃范围内的温度系数为12×10^-6/℃,低频时的电源抑制比(PSRR)可达-81dB,可在1-1.8V范围内能正常工作。  相似文献   

19.
一种高精度CMOS能隙基准电压源   总被引:5,自引:2,他引:5  
设计了一种采用0.6μm CMOS数字工艺的高精度能隙基准电压源。它具有结构简单、性能优异的特点,该电压源主要用于智能电源控制器,其温度系数可达15ppm/℃,输出电压变化率仅为18μV/V。  相似文献   

20.
一种低压CMOS带隙电压基准源   总被引:1,自引:3,他引:1  
郑浩  叶星宁 《微电子学》2005,35(5):542-544,548
设计了一种与标准CMOS工艺兼容的低压带隙电压基准源,该电路应用二阶曲率补偿,以及两级运算放大器,采用0.8μm BSIM3v3 CMOS工艺,其中,Vthn=0.85 V,Vthp=-0.95 V。用Cadence Spectre软件仿真得出:最小电源电压1.8 V,输出电压590 mV,在0~100℃范围内,温度系数(TC)可达15 ppm/℃,在27℃时输出电压变化率为±2.95 mV/V。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号