首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
2.
本文介绍了微波通信领域的新技术-频率合成器方式直接分频锁相介质振荡器在XD-C波段电路的设计方法。通过对其工作原理的分析讨论,给出了采用微波CAD辅助设计软件完成的6.1-8.5GHz频段该电路的设计和测试结果。  相似文献   

3.
本文用简单模型描述了双向负阻晶体管(BNRT)张弛振荡器在周期冲激作用下的分频锁相特性。对于任何分数p/q,给出了在参数空间中分频锁相区的普遍的分析表达式。对于BNRT张弛振荡器进行了分频锁相实验,实验结果与计算相符,说明理论分析是正确有效的。  相似文献   

4.
应用美国ADI公司生产的数字分频器与鉴相器ADF4113和压控振荡器HE714构成锁相环。通过单片机AT89C51产生控制信号,设计了一个稳定的2 GHz本振源电路模块,应用于高频宽带线性调频源系统中。详细介绍了系统中核心芯片的性能、结构以及应用方法,设计出了完整的硬件电路并对电路的各个参数进行了评估。最后对电路产生的2 GHz本振信号进行仿真测试,结果基本上符合要求。  相似文献   

5.
锁相式全频道本振源的设计   总被引:1,自引:1,他引:0  
首先介绍了锁相式超高频振荡产生器的基本原理,并对一种集成化的锁相式全频道本振源的各部分电路制作,器件选择和环路参数的计算进行了详细介绍。  相似文献   

6.
用分频法降低本振源的相位噪声   总被引:1,自引:0,他引:1  
相位噪声是本振源的重要指标,如何降低相位噪声是一个常见的问题。本文结合实例阐述了用分频法来降低中频本振源相位噪声的基本原理和方法。  相似文献   

7.
锁相环广泛应用于时钟系统设计,分析了锁相环式本振系统各组成部分的性能及参数.根据锁相倍频原理和环路滤波器传递函数,分析了环路参数的选择,计算了各个参数,并通过实例给出了一种C波段固定频率本振源的系统设计方案,且应用集成芯片成功实现了5.12 GHz固定点频本振源,达到了较为理想的性能.  相似文献   

8.
Ku波段低相噪锁相介质振荡器   总被引:2,自引:1,他引:1  
宋红江  尹哲 《半导体技术》2008,33(7):622-625
应用取样锁相技术对Ku波段低相噪锁相介质振荡器进行了研究,对取样锁相技术的工作原理和电路特性进行了分析,阐述了取样锁相环路的设计过程.对制成的实物进行了测试和调试,取得了预期的相位噪声指标.实验结果表明,该取样锁相源的频率为17GHz,输出功率≥10dBm,杂波抑制比≥70dBc,相位噪声-103dBc/Hz@1kHz, -107dBc/Hz@10kHz, -110dBc/Hz@100kHz, -128dBc/Hz@1MHz.  相似文献   

9.
现代电子技术的发展对本振信号源的相位噪声、频率稳定度等参数提出了越来越高的要求,本文针对数字MMDS发射机的技术要求,简单介绍了几种常用的本振源设计方法,并主要详细叙述了基于倍频器的本振源设计方法。  相似文献   

10.
为了实现宽带本振信号输出,本方案利用锁相环芯片HMC833LP6GE、数控衰减器HMC624LP4和滤波器组相结合,设计出一款高性能宽带本振源。经过实际测试,所有指标都达到了设计要求。  相似文献   

11.
该文分析了变频组件测试系统中本振源的工作原理,设计并制作了点频源替代测试系统中的信号源仪器.实验对比了进口信号源仪器与点频源对变频组件输出参数的影响,验证了其可替代性,为仪器国产化替代换型争取了宝贵时间.  相似文献   

12.
采用PLL技术的合成频率源设计   总被引:1,自引:0,他引:1  
介绍分频锁相频率合成技术.通过对锁相环工作过程及相位噪声等的基本原理的分析,采用PLL技术成功设计了1.8 GHz锁相频率源.在该锁相源中分频鉴相器采用ADI公司的ADF4118,VCO采用M/A-COM公司的ML081100-01850,低通环路采用三阶RC低通滤波器.其相位噪声为-75dBc/kHz、杂散抑制为-85dBc.实验测试获得了较好的技术指标,能满足现代移动通信C网和G网射频子系统对本振源的要求.  相似文献   

13.
一种基于DDS和PLL技术本振源的设计与实现   总被引:3,自引:2,他引:1  
现代频率合成技术正朝着高性能、小型化的方向发展,应用最为广泛的是直接数字式频率合成器(DDS)和锁相式频率合成器(PLL).介绍直接数字频率合成器和锁相环频率合成器的基本原理,简述用直接数字频率合成器(AD9954)和锁相环频率合成器(ADF4112)所设计的本振源的实现方案,重点阐述了系统的硬件实现,包括系统原理、主要电路单元设计等,并且对系统的相位噪声和杂散性能做了简要分析,最后给出了系统测试结果.  相似文献   

14.
本文介绍了微波上变频器在13/15GHz频段的设计方法。  相似文献   

15.
介绍一种8mm本振源的设计方案,并给出研制结果,1kHz处的相位噪声达到了-92dBc/Hz,杂散优于-60dBc;还具有体积小、重量轻等特点。  相似文献   

16.
介绍了ADI公司推出的锁相频率合成器芯片ADF4360_4的结构原理和工作特性,给出了用ADF4360_4来为混频器设计一个高输出频率的本振源电路的具体应用电路和设计方法,同时给出了ADF4360_4芯片的应用电路和软件控制程序代码.  相似文献   

17.
李军  姜永华  凌祥  柏涛  李峰 《微波学报》2009,25(3):64-67
文中以注频锁相技术为基础,提出一维和二维注频锁相耦合本振阵列基本结构,分析了注频锁相本振阵列的相位动力学方程,推导了稳定同步状态本振信号间的相对相移与振荡器自由振荡频率的关系,为注频锁相技术在接收天线本振阵列的应用提供理论基础.  相似文献   

18.
低相噪毫米波源的研制   总被引:1,自引:0,他引:1  
介绍了一种毫米波低相噪源的设计方法,采用PDRO和倍频电路方案,对本微波源的相位噪声和频率稳定度进行了分析,并简要介绍了PDRO的设计,对研制成的实物进行了测试,达到了设计要求的指标。该毫米波源的相位噪声≤-95dBc/Hz@10kHz,频率稳定度Δfout/fout≤1×10-8,杂波抑制比rs≤-75dBc。该毫米波源具有相位噪声低、体积小、Q值高、频率温度稳定性好等优点,具有广阔的应用前景。  相似文献   

19.
本文讨论了宽频带捷变频/MTI在雷达系统的关键技术问题,提出了可行性方案,系统试验的结果证明了该技术的应用获得了成功。  相似文献   

20.
选取具有数字接口、高度集成的锁相环(PLL)电路,实现了C频段5.4~6.4 GHz带宽内输出频率数控可变、步进间隔为50 kHz的宽带集成锁相源的设计方案.按照该设计方案制作完成了具体的电路,经过实验测量,验证了该电路具有较宽的工作带宽、较高的噪声抑制度,系统整体性能良好,便于数字控制,成本较低.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号