首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
《现代电子技术》2019,(11):32-35
2维PV编码算法是一种将线性预测编码、SOM神经网络2维矢量编码以及Huffman编码相结合的语音信号编码算法。为了在保证译码恢复的语音质量良好的前提下,进一步减小编码的压缩率,以减小语音信号的存储空间,提出一种增加2维PV编码中矢量量化维数的高维PV编码算法。并利用Matlab软件编程进行2维、4维和8维PV算法的语音信号编解码实验。实验结果表明,在保证译码恢复声音质量良好的条件下,增加2维PV编码算法的量化矢量维数,可以减小码率,其中8维PV编码算法的码率最小为5.94 Kb/s,小于采用ADPCM编码算法的波形编码标准G.721的码率32 Kb/s(波形编码的最小码率),甚至小于采用LD-CELP编码算法的混合编码G.728的码率16 Kb/s。文中提出的编码算法在语言压缩编码方面将具有较高的研究价值和很好的应用前景。  相似文献   

2.
刘泽新  鲍长春  贾懋坤 《电子学报》2008,36(5):1013-1018
 本文基于ACELP和TCX编码技术,提出了一种8~32kb/s五层宽带嵌入式变速率语音编码方法,其中,前三层采用ACELP实现了8kb/s、12kb/s和16 kb/s的嵌入式编码,后两层采用TCX技术实现了24 kb/s和32 kb/s嵌入式编码.实验结果表明,该嵌入式语音编码方法的质量在纯净语音、办公室噪声和层间转换方面接近于ITU-T G.VBR的TOR要求.  相似文献   

3.
陆一飞  陶军  沈呈 《通信学报》2008,29(8):77-86
在基站与移动节点的单跳传输中,引入了网络编码的传输思想.在此基础上,提出了编码组的概念,并描述了以编码组为控制单元的传输模型.在该模型基础上,引入了网络编码和嵌套网络编码2种编码组传输方式,并通过对2种编码组传输方式的分析,提出了编码组传输控制算法及其改进算法.最后通过仿真实验表明,与传统单播传输相比,编码组传输模型确实可以提高无线网络传输的正确率,降低无线网路的重传率,提高移动IP的整体性能.  相似文献   

4.
新一代视频编码标准H.264/AVC的关键技术研究   总被引:1,自引:0,他引:1  
张惠  张学武  张卓 《现代电子技术》2009,32(15):126-130
H.264/AVC是继H.263之后的新一代视频编码新标准,它采用了大量的新技术,适合各种媒体的传输和存储,可以面向交互式和非交互式应用.这里主要介绍了它的关键技术,通过仿真实验研究了H.264/AVC的优越性.实验结果表明,H.264/AVC在改善编码性能和提高编码效率以及传输鲁棒性方面与现有的任何标准相比,在同样保真度的条件下,可节省码率50%以上.  相似文献   

5.
应用Variable-Tail编码压缩的测试资源划分方法   总被引:13,自引:6,他引:13       下载免费PDF全文
测试资源划分是降低测试成本的一种有效方法.本文提出了一种新的有效的对测试数据进行压缩的编码:Variable-Tail编码,并构建了基于该编码的测试资源划分方案.文章的理论分析和实验研究表明了采用Variable-Tail编码能取得比Golomb编码更高的压缩率,针对多种模式下的测试向量均能提供很好的压缩效果,解码器的硬件也较易实现.文章还提出了一种整合不确定位动态赋值的测试向量排序算法,该算法可以进一步提高测试压缩率.文章最后用实验数据验证了所提编码和排序算法的高效性.  相似文献   

6.
温淑鸿  崔慧娟  唐昆 《电子学报》2005,33(12):2246-2249
为了提高视频编码器性能,并降低功耗,本文提出了一种缩短数据生命期减小存储器需求的方法.分阶段计算中间结果,减少临时结果存储,可减小存储器需求和存储器访问次数.另外提出了一种有效利用CPU寄存器字宽和桶型寄存器移位能力,缩减变字长编码输出运算复杂性的方法.实验结果表明,该方法能显著缩短视频编码中变字长编码的时间.  相似文献   

7.
吴江铭 《信息技术》2013,(8):111-113
JCT-VC组织公布的HEVC协议草案沿用了H264的CABAC,改进了二进制化过程。在阐述高性能压缩算法CABAC的同时,创新性地提出了动态二进制化算数编码,并预先对数据进行差分。最后,通过压缩Java文件实验证实差分动态二进制化算数编码在压缩率方面有较大的提高,高于PAQ和CABAC。  相似文献   

8.
文章提出了一种适用H.264标准的自适应算术编码器的VLSI实现方案,它对算术编码的结构做了改进,用查表代替了乘法操作,并采用流水线结构实现,获得了较高的吞吐速率.在采用Verilog语言对编码模块进行描述后,用ALTEAR公司的现场可编程门阵列(FPGA)进行仿真验证.实验表明,这种流水线结构的算术编码器能够获得较高的编码速度.  相似文献   

9.
并行哈夫曼编码器的硬件设计与实现   总被引:5,自引:4,他引:1  
文章设计了一种并行编码的哈夫曼硬件编码器,它采用了流水线和并行编码方法,使得在一个时钟周期内可以编码一个字节的数据,在编码时显著降低了工作频率。文章给出了关键部分的实现方案并分析了实验结果。  相似文献   

10.
新一代视频编码标准HEVC更倾向于处理高清视频,实现在设备复杂度有一定增加的前提下提高视频,尤其是高清视频的编码效率。结合现行的H.264标准,对比了HEVC标准在编码结构、帧内预测、帧间预测以及熵编码技术上的改进和算法上的优化。对HEVC的具体编码技术进行分析,并将HEVC与H.264编码性能进行了比较。实验结果表明,HEVC在编码性能上有了明显提高。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号