共查询到20条相似文献,搜索用时 15 毫秒
1.
3.
基于HID类USB外设功能控制器的ASIC设计 总被引:1,自引:1,他引:0
针对USB1.1协议及HID1.1规范,提出了一种基于HID类设备控制器的内部功能控制器的ASIC设计.用硬件电路的方式对HID功能控制器进行设计,由于不需要使用MCU,从而降低了成本,并提高了运行速度.采用Modelsim软件进行功能仿真的结果表明,设计达到了预期的功能和性能要求. 相似文献
4.
5.
6.
基于EZ-USB FX2系列USB(通用串行总线)单片机中的GPIF(通用可编程接口)功能和USB2.0接口功能,模拟EPP(扩展并行端口)的全部读写时序,使得PC能够通过USB接口与EPP接口设备进行通信.方案中通过PC上的驱动程序和转换板上固件程序实现了USB接口的控制、中断、批量3种传输方式,通过使用Cypress公司提供的GPIF Designer工具开发GPIF,预先定义好波形描述符,在程序执行过程中通过激发GPIF功能来模拟EPP的数据读写、地址读写时序,完成USB协议与EPP协议的双向转换.此方案硬件实现简单,具有可靠性高、传输速度快、占用CPU及内存资源少等特点,是扩展PC上EPP接口的良好选择. 相似文献
7.
为了提升高速串行计算机扩展总线标准(PCIe)总线互联设备在高速通信过程中的系统性能,减少对中央处理器(CPU)资源的占用,基于Kintex-7系列现场可编程逻辑门阵列(FPGA)平台进行总线主控式直接存储访问(DMA)设计,通过PCIe接口实现了主机设备(PC)与FPGA设备之间的高性能数据传输。同时,基于Root Port仿真平台设计DMA读写测试用例,仿真结果验证PCIe接口逻辑的正确性。通过连接上位机和配置驱动进行实际传输速率测试,结果表明,DMA写速率最高可达1 620 MB/s,DMA读速率最高可达1 427 MB/s,带宽最大值能够达到PCIe接口理论带宽值的84%。设计方案成本低,可靠性高,能够满足高性能、低延时的数据采集要求。 相似文献
8.
9.
当代研究实验室配备有多种仪器,它们利用几种接口方法中的任意一种连接到PC,来实现各种程序的自动化并收集数据。虽然存在不同的通信接口,但GPIB(通用接口总线)仍然广受欢迎。PC主机必须包含一个合适的GPIB控制器——一块内部接口卡或外部设备。较新的 相似文献
10.
11.
实际语音分离时,混合语音的说话人性别组合相关信息往往是未知的。若直接在普适的模型上进行分离,语音分离效果欠佳。为了更好地进行语音分离,本文提出一种基于卷积神经网络-支持向量机(CNN-SVM)的性别组合判别模型,来确定混合语音的两个说话人是男-男、男-女还是女-女组合,以便选用相应性别组合的分离模型进行语音分离。为了弥补传统单一特征表征性别组合信息不足的问题,本文提出一种挖掘深度融合特征的策略,使分类特征包含更多性别组合类别的信息。本文的基于CNN-SVM性别组合分类的单通道语音分离方法,首先使用卷积神经网络挖掘梅尔频率倒谱系数和滤波器组特征的深度特征,融合这两种深度特征作为性别组合的分类特征,然后利用支持向量机对混合语音性别组合进行识别,最后选择对应性别组合的深度神经网络/卷积神经网络(DNN/CNN)模型进行语音分离。实验结果表明,与传统的单一特征相比,本文所提的深度融合特征可以有效提高混合语音性别组合的识别率;本文所提的语音分离方法在主观语音质量评估(PESQ)、短时客观可懂度(STOI)、信号失真比(SDR)指标上均优于普适的语音分离模型。 相似文献
13.
15.
16.
采用具有并行和串行处理方式的Nios处理器来设计基于推理算法的模糊控制器.从模糊推理算法的特征出发,对算法中并行处理的部分定义了相关的自定义指令;按照整个算法流程的串行特性设计模糊子函数.充分利用了Nios处理器的两种处理方式,并将其有机结合,提高了糊控制器的实时性和灵活性. 相似文献
17.
18.
提出了一种基于PIM并行计算机体系结构的一维多媒体处理SIMD阵列,实现了基于该阵列的控制器,给出了该控制器的主要部件和指令格式,介绍了PE阵列控制;最后,给出了基于该体系结构的指令执行仿真结果. 相似文献
19.
为了解决没有异步串口的处理器与外围串行设备通信困难的缺点,通过研究异步串行通信协议的原理,设计了一个基本的异步串行通信的功能框架,并利用复杂可编程逻辑器件CPLD,结合硬件描述语言VHDL,实现了异步串行通讯控制器的设计。通过在ISE平台下,对控制器程序的时序仿真,并进行实际测量,结果表明该设计方案实现了微处理器与外围串行设备之间的异步串行通信的功能。 相似文献