共查询到20条相似文献,搜索用时 27 毫秒
1.
3.
4.
5.
6.
7.
超声成像已经经历了多年的发展,以满足从日常产前保健到高级心脏成像等越来越复杂的诊断要求。超声波接收系统也经历了从分立器件向集成芯片的转移。 相似文献
8.
新一代高性能与便携式超声系统性能往往需要在成像质量与诊断能力以及功耗之间进行平衡。ADI公司为满足这一需求日前推出了两款新产品,其中AD9272具有业界最低的终端噪声,适合需要获得卓越图像质量的高、中端推挽式超声设备;而AD9273在同类产品中,能提供最高的电源效率,满足便携式超声系统的需求。 相似文献
9.
10.
继2007年4月推出第一款在单芯片上集成的完全八通道超声接收器产品AD9271之后,ADI公司于近日推出同一系列的两款新产品AD9272和AD9273,旨在为不同超声平台实现成像质量与功耗性能的最优化。 相似文献
11.
Ian Beavers 《今日电子》2014,(4):37-39
正对JESD204B转换链路的原型开发可通过下列方式进行简化:将步骤分为FPGA选择、固件IP、建模、仿真、验证最终性能以及最终确定寄存器配置。模数转换器(ADC)和数模转换器(DAC)的选择标准在最初似乎难以把握。针对采样速率、分辨率、可用带宽、功耗、无杂散动态范围(SFDR)以及决定系统性能的其他性能指标,存在各种模拟需求。现在很多转换器都配备了最新 相似文献
12.
行业新标准JESD204B支持高达12.5 Gbit/s串行传输速率,是解决数据转换器与逻辑器件之间高速数据传输问题的主流接口。采用四字节并行处理方案实现了JESD204B协议接收端数据链路层电路,完成协议功能的同时将电路工作时钟频率由1.25 GHz降低到312.5 MHz,使其能在CMOS工艺下使用标准数字电路设计流程实现。将Verilog HDL实现的电路与XILINX JESD204B 6.1v版本的发送端IP核进行对接,验证了该方案的可行性。在Design Compiler平台上,采用65 nm LP CMOS工艺数字标准单元库,对设计方案进行了综合评估。实验结果表明,该方案在工作频率和功能方面均能满足JESD204B协议规范。 相似文献
13.
14.
随着FPGA器件在系统中越来越广泛的应用,与FPGA相关的一些周边技术也在不断跟进,才能满足FPGA及整个系统的要求。比如,信号由A/D转换器传送给FPGA时就涉及到一个接口的技术。以往的系统中最常采用的转换器到FPGA接口标准是CMOS和LVDS。CMOS技术目前还在使用中,但已基本被LVDS所取代。转换器的速度和分辨率以及对更低功耗的要求使得 相似文献
15.
16.
17.
18.
19.
在深入分析JESD204B协议内容的基础上,通过数据组合和数据映射2个模块实现传输层,通过同步、对齐字符插入模块和编码3个模块实现数据链路层。采用Verilog HDL基于4路并行处理设计了符合协议要求的发送端电路RTL模型,设计的模型能够支持9种链路配置,每种配置均支持N’=16和N’=8。UVM验证系统验证结果表明设计的模型能够实现和接收端的链路同步,且接收端解帧结果和发送端原始数据完全一致。基于某65nm工艺库的综合结果表明,设计的电路单个通道最高工作频率为1.25GHz,能够满足协议支持的最高速度。 相似文献
20.
随着医院、门诊以及急救部门越来越多地依赖高性能便携式超声设备进行日常、预防以及紧急医疗服务,超声设备设计工程师必须满足不断变化的新需求,在成像质量与功耗之间达到更好的平衡。ADI公司为满足这一需求,推出了两款新晶,其中AD9272具有低终端噪声,折合到输入端噪声仅为0.75 nV/rtHz,适合需要获得卓越图像质量的高、中端推车式超声设备;AD9273在12位、40 MSPS时,每通道功耗低于100 mW. 相似文献