首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 125 毫秒
1.
《电子质量》2009,(8):28-28
日前,Maxim推出用于高速网络设备的低抖动时钟发生器MAX3627/MAX3629。MAX3627具有七路LVDS输出和一路INCMOS输出,MAX3629具有五路LVDS输出和三路LVCMOS输出。这两款器件采用低噪声晶体振荡器和PLL架构,能够从25MHz晶体或参考时钟输入产生超低抖动(0.14psRMS)的高频(312.5MHz)时钟信号。  相似文献   

2.
模拟/电源     
《电子产品世界》2009,(10):77-78
Maxim具有亚皮秒级抖动性能的频率合成器 Maxim推出用于高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/3673.采用低噪声VCO和PLL架构,从62.5MHz参考时钟输入产生高频(312.5MHz)、低抖动(0.3psRMS)时钟信号。MAX3671通过3个四电平控制输入配置.可同时产生两路不同的频率,分别为以太网端口和MAC提供时钟;MAX3673产生CPRI/UMTS参考时钟输出。  相似文献   

3.
Maxim推出具有9路LVPECL时钟输出和智能动态切换功能的低抖动频率合成器MAX3678。该器件从66.6MHz的低参考时钟输入产生高达333MHz的时钟输出。器件采用低噪声VCO和PLL架构,具有030psRMG超低抖动(12kHz至20MHz)和-60dBc的电源噪声抑制。MAX3678可简化系统时钟设计、提高可靠性,是高端服务器存储和CPU时钟发生器等高速同步应用的理想选择。  相似文献   

4.
《今日电子》2010,(5):65-65
MAX3679A采用低噪声VCO和PLL架构,能够从低频晶体或参考时钟输入产生高频、超低抖动(0.36psRMS,典型值)时钟信号。传统的解决方案需要一个昂贵的晶体振荡器和扇出缓冲器,  相似文献   

5.
数字器件     
MAX3678:频率合成器Maxim推出具有9路LVPECL时钟输出和智能动态切换功能的低抖动频率合成器MAX3678。该器件从66.6MHz的低参考时钟输入产生高达333MHz的时钟输出。器件采用低噪声VCO和PLL架构,具有0.30ps_(RMS)超低抖动(12kHz至20MHz)和-60dBc的电源噪声抑制。MAX3678可简化系统时钟设计、提高可靠性,是高端服务器存储和CPU时钟发生器等高速同步应用的理想选择。  相似文献   

6.
MAX1377/MAX1379/MAX1383*是两路ADC,具有独立的串行外设接口(SPI)与主机通信,在最大采样速率下工作时,每个接口的最高时钟频率可降至20MHz。如果采样速率较低或主机的SPI接口可以工作在高于40MHz的频率,那么设计者还可以将2个数据流连接至单个SPI接口。为进一步提高灵活性,输入可以配置为4路单端或2路差分通道,从而使同样的MAX1377/MAX1379/MAX1383平台可以用于不同的系统。  相似文献   

7.
Maxim推出用于高速设备的宽频率范围、双输出时钟发生器MAX3674。器件采用低噪声VCO和PLL架构,可由片内晶体振荡器或外部LVCMOS时钟提供的低频参考时钟产生高达1360MHz的5ps RMS低抖动输出时钟。为降低成本,器件提供2路相同或不同频率的差分LVPECL输出,从而省去了一个高频晶体振荡器。此外,I^2C兼容接口可为频率裕量测试精调输出频率,从而极大地降低了系统测试过程的复杂度。MAX3674理想用于以太网交换机/路由器、存储域网络交换机、无线基站通道卡和服务器时钟发生器等高速系统。  相似文献   

8.
数字器件     
NB3N3002/5573:PureEdge时钟产生器,MAX9768:D类放大器  相似文献   

9.
MAX3678是具有9路LVPECL时钟输出和智能动态切换功能的低抖动频率合成器。该器件从66.6MHz的低参考时钟输入产生高达333MHZ的时钟输出。器件采用低噪声VCO和PLL架构,具有0.30DsRMS超低抖动(12kHZ~20MHz)和-60dBc的电源噪声抑制。  相似文献   

10.
数字器件     
MAX3674:双输出时钟发生器Maxim推出用于高速设备的宽频率范围、双输出时钟发生器MAX3674。器件采用低噪声VCO和PLL架构,可由片内晶体振荡器或外部LVCMOS时钟提供的低频参考时钟产生高达1360MHz的5ps RMS低抖动输出时钟。为降低  相似文献   

11.
高速、多路LVDS交叉开关MAX9132/MAX9134/MAX9135可将导航、相机、卫星电视和DVD信号等多个信号源切换到多个显示器,减少了点到点链路数量。  相似文献   

12.
基于多路移相时钟的瞬时测频模块设计   总被引:2,自引:2,他引:0  
本文根据时钟数字移相原理,提出了一种新的瞬时测频方法,适用于捷变频雷达测频系统.该方案利用FPGA芯片内部的PLL产生了4路同频率但不同相位的移相时钟,结合等精度测频的原理,在实际闸门开启时段分别对每路时钟的脉冲个数计数,通过计数值相加和计算获得标准时钟计数值,等效为将单路标准时钟的频率提高4倍.实验板验证结果表明,该方案电路简单、成本低、性能稳定,能满足技术指标要求.  相似文献   

13.
多通道14位串行AD转换器MAX1148   总被引:1,自引:0,他引:1  
美国MAXIM公司推出的MAX1148是一个高速、低功耗、多通道的14位串行A/D转换器:它采用逐次逼近转换技术,可以将模拟信号转换成14位数字信号输出:MAX1148具有自动关断和快速唤醒功能,且内部集成有时钟电路、采样/保持电路。8路模拟输入端可以由内部集成的多路开关和采样保持器采用软件编程设置成对8路(单极单端输入方式)或4路(双极差分输入方式)模拟信号采样:芯片采用单电源供电,电源电压在4.75~5.25V之间均能正常工作。MAX1146通过4线串行接口直接与CPU进行通信,接口简单方便,不需要其他外部电路。  相似文献   

14.
脉幅有序变化OTDM信号的支路及群路全光时钟提取   总被引:4,自引:0,他引:4  
将含暗帧脉冲的 4× 2 .5GHz的光时分复用 (OTDM)信号注入一含半导体光放大器 (SOA)的锁模光纤激光器 ,利用SOA的交叉增益调制效应 ,提取出 2 .5GHz的支路时钟信号和 5GHz,10GHz的群路时钟信号 ;群路时钟的提取机制是有理数谐波锁模机制。光时分复用信号采用暗帧脉冲不但可以用来识别支路信号 ,而且显著提高了支路时钟信号的质量  相似文献   

15.
本文采用博亚20MHz高稳定度晶体振荡器、集成VCO的低相位噪声锁相环时钟芯片LMX2531、高精度时钟扇出器HMC987LP5E和多阶低通滤波器,实现具有低相噪特性的4路并行输出、频率最高为2.5GHz的高速时钟电路的设计。文中给出了多路可编程高速时钟电路系统的原理框图,并详细论述了控制寄存器的参数配置以及初始化顺序过程。该时钟电路已应用于20GSa/s数字示波器的高速ADC采样模块中,实际测试及工程应用均表明,整体指标达到设计要求。  相似文献   

16.
Maxim推出用于高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/MAX3673。这两款器件采用低噪声VCO和PLL架构,从62.5MHz参考时钟输入产生高频(312.5MHz)、低抖动(0.3psRMS)时钟信号。这两款器件提供的高性能省去了昂贵的高频振荡器和扇出缓冲器,节省了电路板空间,降低了成本。MAX3671可用于企业交换机和路由器等以太网接口的应用,非常适合需要CPRI参考时钟的无线基站。  相似文献   

17.
本着实用简约的原则,对传统4路抢答器的设计进行了综合考查后提出了如下的改进措施:用高度精简的电路同时实现了时钟电路,锁存电路,启动,复位操作,用它代替了独立起作用的时钟电路,锁存电路,抢答开始及复位电路以达到优化的目的。  相似文献   

18.
《中国集成电路》2013,(6):11-12
Silicon Labs(芯科实验室有限公司)宣布推出新型1路和2路输出PCIExpress(PCIe)时钟发生器,该PCIe时钟发生器具有业界最小封装和最低功耗,进一步扩展其在业界领先的PCIe时钟解决方案。Si52111和Si52112时钟发生器Ic完全满足PCIeGen1/2/3标准的严格要求,特别针对注重电路板空间、功耗和系统成本敏感型的批量消费类、嵌入式、通信和企业级应用而设计。  相似文献   

19.
SDH/SONET光发射器本文介绍的光发射器能满足OC-12(SONET标准)或STM-4(SDH标准)622.08Mb/S的高速率,它主要由两片集成电路组成。MAX3691是一个数据串行化和传输时钟合成电路,可将4路155Mb/S的LVDS(低压差分信号)数据流变换成662Mb/S的串行数据流。传输时钟由全集成化PLL合成,PLL由VCO、环路滤波器以及鉴相/鉴频器组成,工作时仅需一个外部基准时钟。数据与时钟输入缓冲器也是LVDS兼容的。串行数据输出提供差分PECLL(正向发射极耦合逻辑)信号。MAX3667的主要功能是向直接调制LD(激光二极管)提供…  相似文献   

20.
针对数据互联网络中多源高速并行数据实时传输的问题,提出了一种基于随路时钟恢复的多源数据光纤传输系统,详细介绍了其工作原理和设计思想.系统将现场可编程逻辑门阵列(FPGA)内部高速收发器与专用数字锁相环相结合,给出了随路时钟恢复与数据流量控制的具体实现过程.相比于现有的各类高速并行数据传输解决方案,该系统具备可软件定义的数据接入能力,也能支持更加灵活的随路时钟动态范围.同时,通过设计精简合理的帧结构,推导数据位宽与随路时钟之间的约束关系,有效提高了系统传输带宽.测试结果表明,该系统工作稳定可靠,实时传输效果好,时钟恢复精度可达100 fs,扩展了串并转换与并串转换技术的应用领域.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号