共查询到19条相似文献,搜索用时 171 毫秒
1.
32位软核处理器NIOS II的以太网接口设计与实现 总被引:1,自引:0,他引:1
本文阐述了32 位软核处理器NIOS II以太网接口的实现方法,结合SOPC可以灵活配置的特点,定制了硬件系统,给出了软件设计的主要流程及部分实现要点.在FPGA上构建SOPC系统,并在NIOS II上移植了操作系统uClinux,编写了软件驱动程序,通过PC向片上可编程系统发数据包,可以从以太网接口获得所有数据包的返回信息.实验表明,以NIOS II和DM9000A以太网控制器构成的网络化测控系统,结构简单、性能稳定可靠. 相似文献
2.
SOPC技术在嵌入式工业以太网中的应用 总被引:1,自引:0,他引:1
随着工业以太网的广泛应用,嵌入式系统在控制领域越来越得到重视。本文针对传统微处理器平台中存在的接口速率瓶颈问题,提出采用基于SOPC技术的NIOS处理器来解决这个问题,实验证明该控制器在工业以太网中具有很好的应用价值。 相似文献
3.
4.
5.
6.
邓梧鹏 《可编程控制器与工厂自动化(PLC FA)》2013,(8):31-36
随着实时工业以太网技术的发展,在最新版本的IEC61158 Ed.4标准中已经包含了Profinet、EtherCAT、Ethernet/IP,SERC0S III等11种实时以太网行规集。以netX网络控制器为处理器的嵌入式模块comX,是支持所有主流实时以太网协议的嵌入式模块。本文在介绍了实时以太网和netX网络控制器的基本结构和功能的基础上,详细探讨了基于该嵌入式模块comX的实时以太网从站设备的网络接口硬件组成和软件实现,以及在智能分拣系统中的应用。 相似文献
7.
8.
设计了一种基于NIOSII嵌入式处理器实现LCD的有效控制方案,分析了NIOSII处理器的性能以及LCD显示控制的特点,详细介绍了Avalon流模式的LCD控制器的设计.经实验论证,该方案能有效地实现图像实时的LCD显示,设计的LCD控制器具有较强的通用性,可用于高速的实时图像显示以及嵌入式系统的开发等场合. 相似文献
9.
基于SOPC的边界扫描测试控制器开发 总被引:1,自引:0,他引:1
本文阐述了一种新颖的基于SOPC边界扫描控制器的设计,提出了一种更加灵活、高效的嵌入式系统新解决方案.该方案将边界扫描测试子系统嵌入在Altera公司推出的低成本、高密度、具有嵌入式NIOS软核CPU的Cyclone Ⅱ系列的现场可编程阵列(FPGA)上,大大提高了系统设计的灵活性、边界扫描的测试效率.同时开发的具有自主知识产权的JTAG控制IP核模块为SOPC系统提供了一个颇有实用价值的组件,无需专用边界扫描测试设备即可实现系统的边界扫描测试功能.详细论述了基于SOPC的边界扫描控制器设计及JTAG总线控制IP核模块的开发.仿真及实验结果表明,此设计正确合理,能够进行有效的边界扫描测试. 相似文献
10.
嵌入式处理器Nios II与液晶显示模块的接口及应用 总被引:1,自引:0,他引:1
文中介绍了一种基于嵌入式Nios II软核处理器的SOPC(System On Pro-grammable Chip)的设计方法,给出了软核处理器Nios II与液晶显示模块的接口和图形显示的编程技术,以及Bresenham画线算法的Nios II应用程序。 相似文献
11.
针对可编程逻辑控制器(PLC)作为机组控制时在电磁兼容标准等级上不够和功能上缺乏的缺陷,提出了基于高性能嵌入式系统设计的水电机组综合控制器取代PLC,提高了机组控制器的标准等级,并解决了采用PLC时通信协议不灵活、不能接入专用输入输出模块、系统设计复杂等问题,使水电机组控制器可灵活地接入各种智能设备、继电保护装置和专用自动装置,实现了采集数据的共享.该控制器还可灵活地扩展专用的输入输出模块,实现交流采集、灵活配置的顺序事件记录、温度巡检、机组自动准同期、人机交互、故障过程追忆等专用功能.对整个水电机组控制实现了优化,使系统具有设计简化、易于维护、投资节省等优点. 相似文献
12.
在电力系统谐波分析中,模数转换(ADC)电路是影响系统检测性能的主要环节之一。基于NiosⅡ的谐波分析系统具有逻辑控制能力强、信号处理实时性高、系统抗干扰能力强等特点。以Altera公司的DE2开发板为平台,实现了采样电路的硬件设计;在QuartusⅡ中用Verilog HDL语言完成了与NiosⅡ的接口设计,并引入具有强实时性和抢占式多任务的嵌入式操作系统μC/OS-Ⅱ作为操作平台、采用快速傅立叶变换(FFT)的谐波检测方法、通过μC/OS-Ⅱ在NiosⅡ上的移植可以使得系统的稳定性和实时性有很大的改善,从而使得谐波测量更加精确。 相似文献
13.
14.
Yuan-Liang Hsu Chang-Pin Liang Song-Jau Tsai 《Industry Applications, IEEE Transactions on》2000,36(3):854-860
Enhancement of the response of the hydraulic automatic gauge control (HAGC) system by improving the servo controller was investigated. The HAGC system will produce uniform gauge within 1/2 standard JIS tolerances in the China Steel Corporation No. 1 Hot Strip Mill (CSC No. 1 HSM). A computer-aided simulation system was developed to simulate the dynamic response of the HAGC system, based on a simplified model of the hydraulic servo control system. Moreover, the dynamics of the hydraulic servo valve was identified by the offline frequency identification in the laboratory to increase the accuracy of the simulation model. An enhanced controller was made first based on the computer simulation technology and then via the design of a new servo controller and the adjustment of the controller gains to significantly increase the dynamic response of the servo system. The validity of the computer simulation and the effectiveness of the proposed controller were verified both in the laboratory and in the mill. An example of applying the HAGC system to the CSC No. 1 HSM was demonstrated to show the procedure and the capability of the technique 相似文献
15.
介绍了以ARM7-S3C44BOX为嵌入式系统平台,设计出一种基于IEC61131—3标准软逻辑Modbus/TCP通信的嵌入式路灯控制器。在硬件方面,采用CPLD扩展了驱动路灯线路继电器的IO口,利用ATT7022B实现电参数采集功能;在软件方面,具体给出了在Vxworks系统下Modbus/TCP与IEC61131—3标准的I/O过程映像的实现方法,最后展示了路灯控制器的测试情况。研究与开发基于IEC61131—3标准的软逻辑城市路灯嵌入式监控系统对于推动现代工业控制的标准化、智能化、网络化方面的应用具有重要意义。 相似文献
16.
DDR SDRAM与FPGA的高速接口设计 总被引:1,自引:1,他引:1
双倍数据率同步动态随机存储器(DDR SDRAM)以其大容量、高速率和良好的兼容性在许多领域得到了相当广泛的应用。本文对DDR SDRAM的工作原理、控制器的结构、接口和时序进行了介绍和分析。利用IP核设计了存储控制器,实现了DDR SDRAM与FPGA的高速接口。通过软件仿真和硬件实验测试,证明了本设计的正确性和可行性。 相似文献
17.
18.
基于C8051F嵌入式以太网控制器的设计 总被引:1,自引:0,他引:1
提出了基于C8051F120和CP2200的嵌入式以太网接口设计方案,介绍了C8051F120和CP2200的功能,给出了以C8051F120和CP2200为核心的硬件电路设计方案,设计了适合CP2200的嵌入式TCP/IP协议及CP2200的驱动程序,并结合模拟有毒气体监测系统平台进行仿真试验。仿真结果表明,以太网监测系统运行正常,实时性较好,数据传输稳定。 相似文献
19.
以直接数字频率合成技术为核心的宽带扫频信号源已成为近年来的研究热点。详细分析了数字频率合成芯片AD9854在Ramped FSK工作模式下的扫频信号输出原理,并以Altera公司CycloneIII EP3C10E144C8NFPGA为主控芯片,组建外围电路,利用QuartusII开发工具以及VHDL语言编写控制逻辑,实现了扫频范围为0~90MHz的扫频源系统。测试结果表明:该系统扫频步进30Hz,时间步进1.6μs,并可实现非线性频率扫描,系统性能达到了分布式光纤布里渊传感测量系统对扫频源的要求。 相似文献